[实用新型]阵列基板及显示装置有效
申请号: | 201520784685.3 | 申请日: | 2015-10-10 |
公开(公告)号: | CN205003420U | 公开(公告)日: | 2016-01-27 |
发明(设计)人: | 周纪登 | 申请(专利权)人: | 京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司 |
主分类号: | G02F1/1362 | 分类号: | G02F1/1362;H01L27/12 |
代理公司: | 北京路浩知识产权代理有限公司 11002 | 代理人: | 李相雨 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 阵列 显示装置 | ||
1.一种阵列基板,其特征在于,包括:形成在衬底基板上的栅线、数据线、公共电极线,所述公共电极线将显示区域划分成多个像素区域,每个所述像素区域内都设置有像素电极;
其中,所述像素区域包括:至少两个像素畴区域,所述像素电极与所述像素畴区域对应的部分具有条状镂空,所述栅线和数据线相交,且所述栅线和数据线中至少一条形成在所述至少两个像素畴区域之间的暗纹区,所述栅线和数据线的交叉处形成有薄膜晶体管,所述薄膜晶体管连接所述栅线、数据线和像素电极,所述栅线和数据线之间间隔第一绝缘层,所述数据线和像素电极之间间隔第二绝缘层。
2.如权利要求1所述的阵列基板,其特征在于,每个所述像素区域包括:两行、两列四个像素畴区域;所述栅线和数据线相互垂直,且均形成在所述四个像素畴区域之间的暗纹区。
3.如权利要求1或2所述的阵列基板,其特征在于,所述像素电极具有的条状镂空相对于其对应的暗纹区对称。
4.如权利要求1或2所述的阵列基板,其特征在于,
所述栅线形成在所述衬底基板之上;
所述数据线、公共电极线和薄膜晶体管的第一极位于同一层,位于所述栅线上方且与所述栅线间隔所述第一绝缘层;
所述薄膜晶体管的栅极和栅线一体形成;
所述薄膜晶体管的有源层位于所述栅极上方,与所述栅极间隔所述第一绝缘层,且电连接所述薄膜晶体管的第一极和第二极;
所述薄膜晶体管的第二极与所述数据线一体形成;
所述像素电极位于所述数据线上方,所述像素电极通过穿过所述第二绝缘层的过孔连接所述薄膜晶体管的第一极。
5.如权利要求4所述的阵列基板,其特征在于,所述第二绝缘层与像素电极之间还形成有第三绝缘层,所述像素电极通过穿过所述第二绝缘层和第三绝缘层的过孔连接所述薄膜晶体管的第一极。
6.如权利要求1或2所述的阵列基板,其特征在于,还包括:存储电极,所述存储电极形成在所述公共电极线对应的区域,与所述公共电极线间隔所述第一绝缘层,且连接像素电极,所述存储电极与公共电极线之间形成存储电容。
7.如权利要求6所述的阵列基板,其特征在于,所述存储电极和栅线位于同一层。
8.如权利要求1或2所述的阵列基板,其特征在于,所述像素电极与所述公共电极线具有重叠的区域,与所述公共电极线间隔所述第二绝缘层,所述像素电极与公共电极线之间形成存储电容。
9.如权利要求1或2所述的阵列基板,其特征在于,所述像素电极的形状为具有条状镂空的正方形。
10.一种显示装置,其特征在于,包括如权利要求1~9中任一项所述的阵列基板、与所述阵列基板对置的对置基板及两基板间的液晶,所述阵列基板和对置基板上分别形成有相互垂直的配向层,所述配向层的暗纹区均与所述像素畴区域之间的暗纹区重叠。
11.如权利要求10所述的显示装置,其特征在于,所述对置基板上对应所述像素电极的区域为无色透明区域。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司,未经京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201520784685.3/1.html,转载请声明来源钻瓜专利网。