[实用新型]具有迟滞功能的时间数字转换电路有效
申请号: | 201520761978.X | 申请日: | 2015-09-29 |
公开(公告)号: | CN205039800U | 公开(公告)日: | 2016-02-17 |
发明(设计)人: | 彭慧耀 | 申请(专利权)人: | 厦门优迅高速芯片有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08 |
代理公司: | 厦门市首创君合专利事务所有限公司 35204 | 代理人: | 杨依展 |
地址: | 361000 福建省*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 迟滞 功能 时间 数字 转换 电路 | ||
1.一种具有迟滞功能的时间数字转换电路,其特征在于包括:
延迟模块,对输入时钟信号进行延迟;其包括第一延迟线DLY1和第二延迟线DLY2;所述第一延迟线中每个延迟模块的延迟时间τ1长于第二延迟线中每个延迟模块的延迟时间τ2;
以及一编码模块,包含一与门链、触发器以及迟滞链;所述输入时钟信号和经过第一延迟线DLY1延迟后的时钟信号经过与门相与,若所述与门输出高电平信号,则触发器锁存该高电平信号;同时,所述迟滞链将时钟信号的延迟时间由τ1替换为τ2。
2.根据权利要求1所述的一种具有迟滞功能的时间数字转换电路,其特征在于:所述输入时钟信号在每个下降沿与经过第一延迟线DLY1延迟后的时钟信号相与。
3.根据权利要求2所述的一种具有迟滞功能的时间数字转换电路,其特征在于:所述迟滞链中包括与延迟模块一一对应的迟滞模块。
4.根据权利要求3所述的一种具有迟滞功能的时间数字转换电路,其特征在于:所述触发器的输出端输出低电平时,所述迟滞模块输出经过第一延迟线DLY1延迟后的时钟信号;所述触发器的输出端输出高电平时,所述迟滞模块输出经过第二延迟线DLY2延迟后的时钟信号。
5.根据权利要求4所述的一种具有迟滞功能的时间数字转换电路,其特征在于:所述迟滞模块包括三个或非门;其中第一或非门、第二或非门的输出端分别输入第三或非门的输入端。
6.根据权利要求5所述的一种具有迟滞功能的时间数字转换电路,其特征在于:所述触发器的输出端输入所述第一或非门与经过第一延迟线DLY1延迟后的时钟信号相或后再反向输出。
7.根据权利要求6所述的一种具有迟滞功能的时间数字转换电路,其特征在于:所述触发器的输出端反向后输入所述第二或非门与经过第二延迟线DLY2延迟后的时钟信号相或后再反向输出。
8.根据权利要求7所述的一种具有迟滞功能的时间数字转换电路,其特征在于:所述第三或非门的输出端与输入时钟信号经过与门相与。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于厦门优迅高速芯片有限公司,未经厦门优迅高速芯片有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201520761978.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:具有音频增强的模拟对讲机
- 下一篇:多媒体录音产品的光感按键结构