[实用新型]一种用于校准模拟集成电路的装置有效
申请号: | 201520705785.2 | 申请日: | 2015-09-11 |
公开(公告)号: | CN204904843U | 公开(公告)日: | 2015-12-23 |
发明(设计)人: | 陈晓龙;林建辉;沈煜 | 申请(专利权)人: | 英特格灵芯片(天津)有限公司 |
主分类号: | G11C17/18 | 分类号: | G11C17/18 |
代理公司: | 北京亿腾知识产权代理事务所 11309 | 代理人: | 陈霁 |
地址: | 300457 天津市塘沽区信环*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 用于 校准 模拟 集成电路 装置 | ||
技术领域
本实用新型涉及包括熔丝元件的半导体集成电路领域,尤其涉及一种用于校准模拟集成电路的装置。
背景技术
模拟集成电路芯片的性能是由一系列生产流程的工艺步骤决定的,每一个工艺步骤中都包含了多种会影响芯片性能的工艺参数。不仅在不同批次中工艺参数会存在一定的偏差变化,即使在同一晶圆的不同位置也可能会存在明显偏差。然而其中某些较为边缘的工艺参数偏差的组合,会对高精度模拟集成电路的性能产生较大影响。
为了减少工艺偏差对高精度模拟集成电路性能的影响,在电路设计时多会引入在一定范围内可调整的冗余设计以应对生产工艺中的偏差。冗余设计的控制信号则是根据实际性能测试选取的最优控制值,此设计存在覆盖面积大,且最优控制值的可靠性不高等问题。
实用新型内容
本实用新型为了克服上述现有技术的不足,提供了一种校准模拟集成电路的装置,通过逻辑控制单元连接熔断控制单元实现对存储单元阵列的内容烧写;在需要时通过逻辑控制单元连接存储信息检测单元实现对存储单元阵列的内容读取,并保证低功耗检测的要求。
为了实现上述目的,本实用新型提供了一种校准模拟集成电路的装置,该装置包括:存储单元阵列、熔断控制单元、存储信息检测单元和逻辑控制单元;其中熔断控制单元接收用于校准模拟集成电路的第一信息,并且在逻辑控制单元的烧写使能信号的控制下,输出熔断信号;存储单元阵列根据熔断信号,存储第二信息,并且通过检测节点输出存储的第二信息;存储信息检测单元根据逻辑控制单元的检测使能控制信号,通过检测节点读取存储的第二信息;逻辑控制单元用于向熔断控制单元输出烧写使能信号,以及向存储信息检测单元输出检测使能控制信号,并判断第二信息和第一信息是否一致,确定是否就第一信息重新发出烧写使能信号;在模拟集成电路工作期间,则输出存储的所述第二信息。
本实用新型通过对电路内部参数的扫描并检测模拟集成电路的性能来确定最优控制值,并永久性地写入存储单元阵列。通过设置模拟集成电路中存储单元阵列的值来校准其性能,提高了模拟集成电路性能的稳定性,不仅减小了硬件的开销,也减小工艺偏差对电路性能产生的影响。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1为本实用新型实施例提供的一种用于校准模拟集成电路装置的结构示意图;
图2为本实用新型实施例提供的一种存储单元实现方法的结构示意图;
图3A为图1所示装置中存储信息检测单元的第一结构示意图;
图3B为图1所示装置中存储信息检测单元的第二结构示意图;
图3C为图1所示装置中存储信息检测单元的第三结构示意图;
图3D为图1所示装置中存储信息检测单元的第四结构示意图;
图3E为图1所示装置中存储信息检测单元的第五结构示意图;
图3F为图1所示装置中存储信息检测单元的第六结构示意图;
图4A为本实用新型实施例提供的一种用于校准模拟集成电路烧写阶段的方法流程示意图。
图4B为本实用新型实施例提供的一种用于校准模拟集成电路正常检测阶段的方法流程示意图。
具体实施方式
下面通过附图和实施例,对本发明的技术方案做进一步的详细描述。
图1为本实用新型实施例提供的一种用于校准模拟集成电路装置的结构示意图。如图1所示,该装置包括:熔断控制单元101、存储单元阵列102、存储信息检测单元103和逻辑控制单元104。
存储单元阵列102是由一个或多个存储单元并联而成,可以是N个比特的存储器阵列,用于接收来自于熔断控制单元101的熔断信号,以实现永久存储校准信息,并将检测存储状态的待测节点信息输出至存储信息检测单元103。
熔断控制单元101用于接收来自于前续电路性能参数的待烧写信息与来自于逻辑控制单元104的烧写使能信号,生成控制存储单元阵列102的熔断信号,以实现对存储单元阵列102的内容烧写。熔断控制单元101可以依次每次只对一个存储单元进行烧写操作,亦可同时对存储单元阵列102进行整体烧写操作。其中,熔断信号为逻辑电平信号,待烧写信息包括烧写地址与待烧写数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特格灵芯片(天津)有限公司,未经英特格灵芯片(天津)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201520705785.2/2.html,转载请声明来源钻瓜专利网。