[实用新型]一种基于反相逻辑的三模冗余表决电路有效
申请号: | 201520338597.0 | 申请日: | 2015-05-22 |
公开(公告)号: | CN204615806U | 公开(公告)日: | 2015-09-02 |
发明(设计)人: | 陈庆宇;马徐瀚;赵鲲鹏;吴龙胜;盛廷义 | 申请(专利权)人: | 中国航天科技集团公司第九研究院第七七一研究所 |
主分类号: | H03K19/20 | 分类号: | H03K19/20 |
代理公司: | 西安通大专利代理有限责任公司 61200 | 代理人: | 李宏德 |
地址: | 710068 *** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 逻辑 冗余 表决 电路 | ||
1.基于反相逻辑的三模冗余表决电路,其特征在于,包括第一两输入与非门(301)、第二两输入与非门(302)、第三两输入与非门(303)及三输入与非门(304);
三模冗余表决电路的三个输入两两分别连接至第一两输入与非门(301)、第二两输入与非门(302)、第三两输入与非门(303)的输入端,第一、二、三与非门(301、302、303)的输出端分别连接至三输入与非门(304)的三个输入端,三输入与非门(304)的输出端输出三模冗余表决电路的输出信号。
2.根据权利要求1所述的基于反相逻辑的三模冗余表决电路,其特征在于,所述的第一、二、三两输入与非门(301、302、303)分别为由四个MOS管组成的第一逻辑门(405)。
3.根据权利要求2所述的基于反相逻辑的三模冗余表决电路,其特征在于,第一逻辑门(405)包括由两个并联的PMOS管组成的上拉管,以及两个串联的NMOS管组成的下拉管。
4.根据权利要求1所述的基于反相逻辑的三模冗余表决电路,其特征在于,所述的三输入与非门(304)为由六个MOS管构成的第二逻辑门(410)。
5.根据权利要求4所述的基于反相逻辑的三模冗余表决电路,其特征在于,第二逻辑门(410)包括由三个并联的PMOS管组成的上拉管,以及三个串联的NMOS管组成的下拉管。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航天科技集团公司第九研究院第七七一研究所,未经中国航天科技集团公司第九研究院第七七一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201520338597.0/1.html,转载请声明来源钻瓜专利网。