[发明专利]一种具有低触发电压的静电放电保护器件有效
申请号: | 201511017594.8 | 申请日: | 2015-12-29 |
公开(公告)号: | CN105489602B | 公开(公告)日: | 2018-07-20 |
发明(设计)人: | 孙伟锋;袁永胜;叶然;魏家行;薛颖;刘斯扬;陆生礼;时龙兴 | 申请(专利权)人: | 东南大学 |
主分类号: | H01L27/02 | 分类号: | H01L27/02 |
代理公司: | 南京苏高专利商标事务所(普通合伙) 32204 | 代理人: | 柏尚春 |
地址: | 214135 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 具有 触发 电压 静电 放电 保护 器件 | ||
一种具有低触发电压的静电放电保护器件,包括:P型衬底,在P型衬底上设有P型外延,在P型外延上设有N型漂移区,在N型漂移区内设有N型漏区、浅槽隔离区和第一场氧化层,在P型外延上还设有栅氧化层、N型源区、P型体区,在栅氧化层上设有多晶硅栅,在N型漏区、多晶硅栅、N型源区和P型体区的上表面分别设有穿通钝化层的漏极金属接触、栅极金属接触、源极金属接触和体区金属接触。其特征在于,在所述的N型源区和P型体区之间设有深槽隔离区和片状场氧化层构成的隔离且所述深槽隔离区与片状场氧化层呈间隔排布。本发明可以降低器件的触发电压,提高二次击穿电流,增强器件在ESD过程中的鲁棒性。
技术领域
本发明涉及集成电路的可靠性领域,是关于一种具有低触发电压的静电放电保护器件结构。
背景技术
随着集成度的提高及器件特征尺寸的减小,如何确保器件的可靠性已变得越来越重要。据统计,在相关的半导体集成电路的失效因素中,电过应力(EOS)和静电放电(ESD)损伤约占40%的比例。原因是静电放电和电过应力带来的高电场或瞬间大电流会令器件局部过热,引起介质层击穿、多晶硅或金属连线烧毁、钝化层被破坏和PN结乃至器件的二次热击穿、甚至熔化硅片管芯等问题。因此,使用高性能的ESD防护器件对芯片内部加以保护显得十分重要。
目前已有多种ESD防护器件被提出,如二极管、栅极接地的金属氧化物场效应晶体管(GGMOS)、横向双扩散金属氧化物场效应晶体管(LDMOS)及可控硅整流器(SCR)等。GGMOS是片上ESD防护的常用结构之一,它利用寄生横向双极型晶体管的开启达到泄放ESD电流的目的。为了更加有效的利用版图面积,一般将其做成多指器件,并通过增加指长和指数来提升ESD防护能力。但多指器件的失效电流并不与指数成正比关系,器件的抗ESD性能并不会随着器件宽度的增加而改善,相反却有着恶化的趋势,原因是各个横向寄生NPN双极型晶体管的基极电阻不一致,通常处于中间位置的叉指的基极电阻最大,会先于其他叉指被触发,并将电压钳制在维持电压区。如果GGMOS的失效电压小于触发电压,那么其他叉指在中间叉指失效之前将无法开启,ESD电流仅通过局部区域进行泄放,器件会产生电流集中效应,影响了器件的抗ESD能力。所以,简单依靠增大GGMOS的尺寸来提高ESD鲁棒性的办法并不能奏效,多指器件的均匀开启成为ESD防护设计的一个关键点。
LDMOS器件是一种常见的功率输出器件,主要用于汽车电子、电源管理、LED/LCD驱动等高压电路中。当使用该器件作ESD防护器件时,同样可以采用栅极接地的结构形式。但是高压LDMOS比低压MOS器件表现出更大幅度的骤回,LDMOS器件的维持电压远远低于触发电压。虽然可以通过栅极耦合、衬底触发等方法辅助触发来降低触发电压,但是存在增加电路设计复杂性和增大版图面积的问题。所以,通常情况下失效电压大于触发电压的多指均匀触发条件无法满足,使其比低压多指器件更难以均匀触发,存在严重的多指不均匀开启问题直接影响高压电路的片上ESD防护能力。
围绕着高压LDMOS器件在ESD应力冲击下实现多指均匀开启对低触发电压以及较低的成本的要求,本文介绍了一种新型结构的静电放电保护器件,在同样的尺寸下与传统的LDMOS器件相比其触发电压更低并且二次击穿电流更高,因而具备良好的应用前景。
发明内容
本发明在不改变器件的面积的基础上,提供一种能够有效降低触发电压的具有低触发电压的静电放电保护器件,并且二次击穿电流更高、鲁棒性更高。
本发明采用如下技术方案:
一种具有低触发电压的静电放电保护器件,包括:P型衬底,在P型衬底的上方设有P型外延,在P型外延的上方设有N型漂移区,在N型漂移区内设有N型漏区、浅槽隔离区和第一场氧化层,在P型外延的上方还设有栅氧化层、N型源区、P型体区,在栅氧化层的上方设有多晶硅栅,在N型漏区、多晶硅栅、N型源区和P型体区的上表面分别设有穿通钝化层的漏极金属接触、栅极金属接触、源极金属接触和体区金属接触,其特征在于,在所述的N型源区和P型体区之间设有深槽隔离区和片状场氧化层构成的隔离且所述深槽隔离区与片状场氧化层呈间隔排布。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201511017594.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:超薄型高透明聚碳酸酯薄膜的制造装置
- 下一篇:半导体封装及其制造方法
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L27-00 由在一个共用衬底内或其上形成的多个半导体或其他固态组件组成的器件
H01L27-01 .只包括有在一公共绝缘衬底上形成的无源薄膜或厚膜元件的器件
H01L27-02 .包括有专门适用于整流、振荡、放大或切换的半导体组件并且至少有一个电位跃变势垒或者表面势垒的;包括至少有一个跃变势垒或者表面势垒的无源集成电路单元的
H01L27-14 . 包括有对红外辐射、光、较短波长的电磁辐射或者微粒子辐射并且专门适用于把这样的辐射能转换为电能的,或适用于通过这样的辐射控制电能的半导体组件的
H01L27-15 .包括专门适用于光发射并且包括至少有一个电位跃变势垒或者表面势垒的半导体组件
H01L27-16 .包括含有或不含有不同材料结点的热电元件的;包括有热磁组件的