[发明专利]基于数字电位器的忆阻器仿真器电路在审
申请号: | 201510967269.1 | 申请日: | 2015-12-18 |
公开(公告)号: | CN105450210A | 公开(公告)日: | 2016-03-30 |
发明(设计)人: | 王光义;袁方;王晋;彭存建;张祥 | 申请(专利权)人: | 杭州电子科技大学 |
主分类号: | H03K19/00 | 分类号: | H03K19/00;G11C13/00 |
代理公司: | 浙江杭州金通专利事务所有限公司 33100 | 代理人: | 王佳健 |
地址: | 310018 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 数字 电位器 忆阻器 仿真器 电路 | ||
技术领域
本发明属于新型电路器件领域,涉及一种基于数字电位器的忆阻器仿真器电路。
背景技术
忆阻器是一种具有记忆性的非线性电阻,也称为记忆电阻,它是继电阻、电容和电感之后的第四种电路元件。忆阻器最早由Chua在1971年提出,但直到2008年才由美国惠普实验室发现了一种实际忆阻器的存在,即TiO2忆阻器。忆阻器具有记忆性、突触特性和纳米尺度,在非易失性存储器、神经网络等领域有极大的应用潜力。但由于纳米技术的实现困难和高成本,忆阻器目前还未作为一个实际的元件走向市场,设计一种忆阻器仿真器并用其替代实际忆阻器进行实验和应用研究具有重要意义;即使忆阻器商用化以后,也是以大规模集成电路的形式存在,难有单独分离的纳米级忆阻器可以利用,因此利用忆阻器仿真器代替实际的TiO2忆阻器进行应用电路设计将具有长远的意义与价值。
目前虽已报导了一些惠普TiO2忆阻器仿真器电路,但大多只符合忆阻器的滞回特性,却没有记忆性。少数具有记忆性的仿真器,其记忆时间较短,难以精确模拟实际忆阻器的非遗失性记忆特性。因此,设计与实现既满足滞回特性、又满足非遗失记忆特性的忆阻器仿真器,对研究实际惠普TiO2忆阻器的特性及其应用具有重要意义。
发明内容
本发明针对现有技术的不足,提供了一种基于数字电位器的忆阻器仿真器电路,利用一个新的硬件电路实现了具有记忆功能的TiO2忆阻器的端口伏安特性。
本发明解决技术问题所采取的技术方案如下:实现忆阻器特性的仿真器,本发明包括采用电阻、电流采样电路,电流补偿电路,MCU微控制器和数字电位器组成。采样电阻与数字电位器串联,其两端分别连接输入端(P1、P2);电流采样电路与采样电阻两端相连,获取流经采样电阻的电流值;电流补偿电路两端分别与电流采样电路、MCU微控制器的AD接口相连;MCU微控制器的IO管脚与数字电位器相连,用于控制数字电位器的电阻变化。
优选的,采样电阻R1一端与输入端P2相连,另一端与数字电位器芯片(X9C102)的引脚5相连。
优选的,电路采样电路由芯片(AD620)与电阻R2组成。其芯片输入引脚2、3分别与采样电阻R1相连,输出引脚6与电流补偿电路电阻R3相连。其1、8引脚通过电阻R2相连,第4引脚接电源-VCC,第7引脚接电源VCC,第5引脚接地。
优选的,电流补偿电路由芯片(TL082)、电阻R3、R4、R5、R6、R7组成。其输出引脚1,通过电阻R4与引脚2相连,通过电阻5与引脚6相连,通过电阻R4、R7与电源VCC相连。引脚2通过电阻R3与芯片(AD620)引脚6相连。引脚3与引脚5接地。引脚4接电源-VCC,引脚8接电源VCC。引脚6通过电阻R6与引脚7、MCU微控制器(STC12C2052AD)引脚19相连,通过电阻R5与引脚1相连。引脚7与MCU微控制器(STC12C2052AD)引脚19相连。
优选的,MCU微控制器采用STC12C2052AD芯片,与电阻R8、电容C1、C2、C2,晶振Osc组成最小控制系统。其引脚1通过电阻R8接地,通过电容C1与电源+5V相连。引脚4通过晶振Osc与引脚5相连。引脚4,5分别通过电容C2、C3接地。引脚7与数字电位器芯片(X9C102)的引脚2相连,引脚8与数字电位器芯片(X9C102)的引脚1相连。引脚20与电源+5V相连。引脚2、3、6、9、10、11、12、13、14、15、16、17、18、19悬空。
优选的,数字电位器采用芯片X9C102。其引脚3悬空,引脚4与引脚7接地。引脚5与电阻R1相连,引脚6与输入端P1相连。引脚8与电源+5V相连。
本发明利用模拟电路实现TiO2忆阻器伏安特性,本发明利用集成运算电路实现忆阻器特性中的相应运算,其中,集成运算放大器主要用以实现电压跟随、电压反相放大和电流的积分运算,模拟乘法器用以实现电流积分与电流的乘积。本发明设计了一种能够实现TiO2忆阻器伏安特性的仿真器,其结构简单,在目前及将来无法获得纳米级单个孤立忆阻器器件的情况下,可代替实际TiO2忆阻器实现与忆阻器相关的电路设计、实验及应用,对忆阻器的特性和应用研究具有重要的意义。
本发明设计的忆阻器仿真器,采用数字电位器,微控制器和高品质的仪表差分放大器,使得忆阻器仿真器两输入端的电流相等,具有非遗失的记忆功能,更加符合实际忆阻器的特性。该模拟电路结构简单,调试方便,稳定性好,能够很好地模拟忆阻器端口特性。
附图说明
图1本发明的忆阻器仿真器电路结构图。
图2本发明的电路原理图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州电子科技大学,未经杭州电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510967269.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种复用的与门或门选择电路
- 下一篇:用于D类功放芯片的上电POP声抑制电路