[发明专利]用于模数转换器的微处理器辅助校准有效
申请号: | 201510946480.5 | 申请日: | 2015-12-17 |
公开(公告)号: | CN105720981B | 公开(公告)日: | 2019-05-14 |
发明(设计)人: | C·C·斯皮尔;E·奥特;N·拉库理纪克;J·P·博雷 | 申请(专利权)人: | 美国亚德诺半导体公司 |
主分类号: | H03M1/10 | 分类号: | H03M1/10 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 吴信刚 |
地址: | 美国马*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 转换器 微处理器 辅助 校准 | ||
1.一种时间交错的模数转换器,包括:
两个或更多个模数转换器,用于时间交错地采样模拟输入信号;
第一电路,用于通过处理所述两个或更多个模数转换器中多个信号的采样来产生测量结果并将所述测量结果记录在片上存储器中,所述片上存储器由与所述两个或更多个模数转换器在片上的微处理器可访问;
所述微处理器,用于执行片上储存的指令,经配置为执行一个或多个校准算法以用于基于所述测量结果计算一个或多个校正项;以及
第二电路,用于基于所述校正项校正所述两个或更多个模数转换器中的一个或多个信号。
2.如权利要求1所述的时间交错的模数转换器,进一步包括:
时钟发生器,用于为微处理器产生时钟信号,以提供扩频时钟,其中所述时钟信号具有平均特定的频率,但时钟信号的瞬时周期在多个频率上被扩展。
3.如权利要求2所述的时间交错的模数转换器,其中,所述时钟发生器产生时钟信号,用于运行如下的一个或多个:两个或更多个模数转换器的任何一个或多个,以及与所述两个或更多个模数转换器平行采样的参考模数转换器。
4.如权利要求1所述的时间交错的模数转换器,其中,用于产生测量结果的第一电路包括如下的一个或多个:相关器逻辑、累积逻辑、抽取逻辑、绝对值逻辑和平方逻辑。
5.如权利要求1所述的时间交错的模数转换器,其中,所述第二电路包括用于存储校正项的寄存器,所述寄存器由如下的一个或多个可访问或者对于如下的一个或多个可用:两个或更多个模数转换器中的任何一个或多个、所述第一电路,以及与所述两个或更多个模数转换器一起采样的参考模数转换器。
6.如权利要求1所述的时间交错的模数转换器,其中,所述指令包括从用于不同应用的多个代码部分选出的代码部分,其中使用如下的一个或多个选择所述代码部分:一个或多个熔断器、非易失性存储器以及一个或多个输入引脚。
7.如权利要求6所述的时间交错的模数转换器,其中,所述代码部分对应于用于时间交错的模数转换器的不同校准序列或不同校准方案。
8.如权利要求1所述的时间交错的模数转换器,其中,所述微处理器轮询片上存储器以用于测量。
9.如权利要求1所述的时间交错的模数转换器,其中:
微处理器向所述第一电路发出启动信号,以引发由第一电路处理在所述两个或更多个模数转换器中的信号;和
第一电路向微处理器发送中断,以向微处理器发出信号:所述测量已准备。
10.如权利要求1所述的时间交错的模数转换器,进一步包括:
具有多个位的数模转换器,用于产生被注入到两个或更多个模数转换器中的第一个的随机信号的位;和
减法电路,用于减去注入的随机信号,所述减法电路包括所述数模转换器的每个位的两个寄存器,其中,存储在两个寄存器中的值能够由随机信号的各个位选择,用于减去所述随机信号;
其中:
所述第一电路包括相关器和累加器块,用于估计在数模转换器中特定位的误差;和
基于所估计的误差,微处理器更新存储在每位的两个寄存器中的值。
11.如权利要求10所述的时间交错的模数转换器,其中,所述数模转换器被配置为在对应于每个时钟周期校准位的两个值之间切换,并在由两个时钟划分的其他位的两个值之间随机切换,以允许校准位的误差由所述相关器和累加器块来测量。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美国亚德诺半导体公司,未经美国亚德诺半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510946480.5/1.html,转载请声明来源钻瓜专利网。