[发明专利]一种宽带捷变频毫米波频率综合器有效
| 申请号: | 201510946269.3 | 申请日: | 2015-12-16 |
| 公开(公告)号: | CN106888015B | 公开(公告)日: | 2020-04-21 |
| 发明(设计)人: | 周文衎;王晓江;朱文亚;韩旭;朱灵;罗浩 | 申请(专利权)人: | 中国航天科工集团八五一一研究所 |
| 主分类号: | H03L7/16 | 分类号: | H03L7/16 |
| 代理公司: | 南京理工大学专利中心 32203 | 代理人: | 王培松 |
| 地址: | 210000*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 宽带 变频 毫米波 频率 综合 | ||
本发明提供一种宽带捷变频毫米波频率综合器,包括基准源模块和毫米波变频模块,基准源模块与毫米波变频模块通过电缆互联,基准源模块为毫米波变频模块提供中频及本振信号。本发明的宽带捷变频毫米波频率综合器,采用了混合式频率合成技术(即DAS+PLL)的方案。通过二者的结合,可充分发挥PLL的宽频带以及DAS的低相噪的优点,提供具有一定隔离度的一路Ku波段本振信号和三路毫米波发射信号,作为整机的发射激励信号和接收机的本振信号。
技术领域
本发明涉及微波电路技术领域,具体而言涉及一种宽带捷变频毫米波频率综合器。
背景技术
频率综合器,简称频综,是许多电子系统的关键组成部分之一,其主要技术指标包括输出频率范围及频率步进、输出功率及功率起伏、输出波形和调制状态、频率精度和频率稳定度(包括长期频率稳定度和短期频率稳定度(相位噪声)、谐波/杂波抑制、跳频速度、功耗、电源、环境条件等,其中相位噪声、杂波抑制、频率步进、跳频速度这四项技术指标是频综中最重要的技术指标,它们的好坏决定了频综的好坏。
目前常用的频率合成技术主要分为直接模拟式频率合成技术(DAS)和间接锁相式频率合成技术(PLL)。DAS技术通过混频、倍频、滤波的方式得到所需要的频率,具有频率切换时间短、低相噪、低杂散的特点,但因系统较复杂,实现起来比较困难,体积大、成本高。PLL技术通过锁相环技术得到所需的频率,成本低、体积小,但相比较DAS技术相噪、跳频时间又较差。
混合式频率合成技术(DAS+PLL)先用PLL在低频(通常为L或者S波段)锁一段频率,再通过混频、倍频、滤波等方式得到所需要的频率,该技术综合了上述两种方式的优点,既能得到较好的相噪、杂散指标,又能减小系统的体积、重量,近年来在频综领域得到了广泛的应用。
发明内容
本发明目的在于提供一种宽带捷变频毫米波频率综合器,具有一定隔离度的一路Ku波段本振信号和三路毫米波发射信号,作为整机的发射激励信号和接收机的本振信号,具有宽频带、捷变频、重量轻、体积小、高性能的特点。
为达成上述目的,本发明提出一种宽带捷变频毫米波频率综合器,包括基准源模块和毫米波变频模块,基准源模块与毫米波变频模块通过电缆互联,基准源模块为毫米波变频模块提供中频及本振信号。
宽带捷变频毫米波频综,基准源模块包括依次连接的参考源电路、跳频源电路、混频电路。
参考源电路包括晶振电路、功分电路、放大滤波电路,晶振电路产生100MHz参考信号,经过功分电路将参考信号分成七路,其中三路直接对外输出,分别为采样时钟信号、DDS时钟信号、设备参考信号,另外四路经过放大、滤波电路,将参考信号功率放大并滤除二次谐波后输出给跳频源电路。
跳频源电路由第一锁相电路(23),第二锁相电路(24),第三锁相电路(25),控制电路(30)四部分构成。从基准源模块过来的参考信号1进入第二锁相电路(24),通过锁相的方式得到12GHz点频信号;从基准源模块过来的参考信号2进入第一锁相电路(23),通过锁相的方式得到1692~1708MHz跳频信号,跳频步进为4MHz;从基准源模块过来的参考信号3进入第三锁相电路(25),通过锁相的方式得到3~4GHz跳频信号,跳频步进为20MHz;从基准源模块过来的参考信号4进入控制电路(30),为其提供时钟信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航天科工集团八五一一研究所,未经中国航天科工集团八五一一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510946269.3/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种数据处理方法及装置
- 下一篇:页面展示方法、页面资源的缓存方法及装置





