[发明专利]时钟发生的装置和方法有效
| 申请号: | 201510918679.7 | 申请日: | 2015-12-11 |
| 公开(公告)号: | CN105703742B | 公开(公告)日: | 2018-11-13 |
| 发明(设计)人: | M·K·卡恩;K·J·穆尔瓦尼 | 申请(专利权)人: | 亚德诺半导体集团 |
| 主分类号: | H03K3/02 | 分类号: | H03K3/02 |
| 代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 吴信刚 |
| 地址: | 百慕大群岛(*** | 国省代码: | 百慕大群岛;BM |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 时钟 发生 装置 方法 | ||
1.一种用于时钟产生的装置,包括:
抖动电路,配置为在第一值和第二值之间反复切换以产生调谐字,其中所述抖动电路被配置为以第一时钟信号的第一时钟频率切换,其中,所述第一时钟信号是从时钟和数据恢复系统产生的;和
累加器,被配置为将所述调谐字和之前的累加器输出值相加,以产生在第二时钟信号的第二时钟频率的新累加器输出值,其中所述第二时钟信号是从晶体振荡器产生的。
2.如权利要求1所述的装置,进一步包括:至少一个逻辑电路,被配置为分别基于新累加器输出值的多个不同比特值产生多个时钟信号。
3.如权利要求1所述的装置,进一步包括:复位电路,被配置为部分基于新累加器输出值复位所述累加器。
4.如权利要求1所述的装置,其中,所述调谐字是部分基于有效数据速率值产生的,以及其中,所述有效数据速率值是由处理器基于所述时钟和数据恢复系统的数据速率和比例因子产生的。
5.如权利要求4所述的装置,其中,所述时钟和数据恢复系统包括配置以调整数据速率的一个或多个数据速率校正模块。
6.如权利要求2所述的装置,进一步包括发射器模块和/或配置为接收所述多个时钟信号的接收器模块。
7.如权利要求1所述的装置,其中,新累加器输出值是进一步基于可编程模数的。
8.一种用于时钟产生的方法,包括:
产生第一时钟信号;
接收第二时钟信号;
在第一值和第二值之间反复切换以产生调谐字,其中该切换以所述第一时钟信号的第一时钟频率发生;和
将所述调谐字和之前的累加器输出值相加,以产生在第二时钟信号的第二时钟频率的新累加器输出值。
9.如权利要求8所述的方法,进一步包括:分别基于新累加器输出值的多个不同比特值产生多个时钟信号。
10.如权利要求8所述的方法,进一步包括:部分基于所述新累加器输出值复位所述累加器。
11.如权利要求8所述的方法,其中,所述调谐字是部分基于有效数据速率值产生的,以及其中,所述有效数据速率值是由处理器基于时钟和数据恢复系统的数据速率和比例因子产生的。
12.如权利要求11所述的方法,进一步包括:使用一个或多个数据速率校正模块调整所述数据速率。
13.如权利要求9所述的方法,进一步包括:将所述多个时钟信号发送到发送器模块和/或接收器模块。
14.如权利要求8所述的方法,其中,新累加器输出值是进一步基于可编程模数的。
15.一种用于时钟产生的装置,该装置包括:
用于产生第一时钟信号的部件;
用于在第一值和第二值之间反复切换以产生调谐字的部件,其中该切换以所述第一时钟信号的第一时钟频率发生;和
将所述调谐字和之前的累加器输出值相加,以产生在第二时钟信号的第二时钟频率的新累加器输出值的部件。
16.如权利要求15所述的装置,进一步包括:用于分别基于新累加器输出值的多个不同比特值产生多个时钟信号的部件。
17.如权利要求15所述的装置,进一步包括:用于部分基于所述新累加器输出值复位所述累加器的部件。
18.如权利要求15所述的装置,其中,所述调谐字是部分基于有效数据速率值产生的,以及其中,所述有效数据速率值是由处理器基于时钟和数据恢复系统的数据速率和比例因子产生的。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于亚德诺半导体集团,未经亚德诺半导体集团许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510918679.7/1.html,转载请声明来源钻瓜专利网。





