[发明专利]延迟锁定回路有效
| 申请号: | 201510875427.0 | 申请日: | 2015-12-02 |
| 公开(公告)号: | CN105515571B | 公开(公告)日: | 2018-07-20 |
| 发明(设计)人: | 司强;姜凡 | 申请(专利权)人: | 上海兆芯集成电路有限公司 |
| 主分类号: | H03L7/081 | 分类号: | H03L7/081;H03L7/08 |
| 代理公司: | 北京汇泽知识产权代理有限公司 11228 | 代理人: | 张瑾 |
| 地址: | 201203 上海市浦东新*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 延迟 锁定 回路 | ||
1.一种延迟锁定回路,其特征在于,包括:
选择单元,接收正向频率信号及反向频率信号,并根据指示信号产生第一频率信号以及第二频率信号;
延迟单元,与该选择单元相耦合,该延迟单元具有延迟系数,并根据该延迟系数对该第一频率信号进行延迟,产生第三频率信号;以及
相位检测单元,与该延迟单元以及该选择单元相耦合,该相位检测单元根据该第三频率信号及该第二频率信号的相位差,产生该指示信号,
其中该延迟单元根据该指示信号对该延迟系数进行调节。
2.根据权利要求1所述的延迟锁定回路,其特征在于,还包括:
缓冲单元,与该选择单元相耦合,该缓冲单元对输入频率信号进行处理,产生该正向频率信号及该反向频率信号;
控制单元,与该相位检测单元以及该延迟单元相耦合,该控制单元对该延迟单元进行控制,使该延迟单元根据该指示信号调整该延迟系数;以及
锁定单元,该锁定单元与该选择单元以及该相位检测单元相耦合,根据该指示信号产生锁定信号,该选择单元接收该锁定信号并根据该锁定信号对该第一频率信号以及该第二频率信号进行输出。
3.根据权利要求2所述的延迟锁定回路,其特征在于,该选择单元根据该锁定信号将该正向频率信号及该反向频率信号中的一个作为该第一频率信号,并将该正向频率信号及该反向频率信号中的另一个作为该第二频率信号。
4.根据权利要求3所述的延迟锁定回路,其特征在于,
当该第三频率信号的上升边缘比该第二频率信号的下降边缘领先时,该指示信号为第一电位,该锁定信号固定在该第一电位,该选择单元将该正向频率信号作为该第一频率信号输出并将该反向频率信号作为该第二频率信号输出;
当该第三频率信号的上升边缘与该第二频率信号的上升边缘对齐时,该指示信号由该第一电位变为第二电位,该锁定信号固定在该第二电位,此后该锁定信号不随该指示信号的变化而变化,该选择单元将该反向频率信号作为该第一频率信号输出并将该正向频率信号作为该第二频率信号输出。
5.根据权利要求4所述的延迟锁定回路,其特征在于,当该第三频率信号的上升边缘与该第二频率信号的上升边缘对齐时,该控制单元控制该延迟单元对该延迟系数进行调整。
6.根据权利要求1所述的延迟锁定回路,其特征在于,该延迟单元包括:
第一延迟电路,对该第一频率信号进行延迟,产生第一输出信号;
第二延迟电路,与该第一延迟电路相耦合,对该第一输出信号进行延迟,产生第二输出信号;以及
第一多工器,接收该第一输出信号及该第二输出信号,并根据该延迟系数,将该第一输出信号或第二输出信号作为该第三频率信号。
7.根据权利要求2所述的延迟锁定回路,其特征在于,该缓冲单元包括:
第一缓冲器,对该输入频率信号进行缓冲,产生该正向频率信号;以及
第一反相器,对该输入频率信号进行反相,产生该反向频率信号。
8.根据权利要求1所述的延迟锁定回路,其特征在于,该延迟单元包括:
P型晶体管;
N型晶体管,串联该P型晶体管;
多个上拉晶体管,该多个上拉晶体管彼此并联,并且该多个上拉晶体管的漏极耦接该P型晶体管的源极;以及
多个下拉晶体管,该多个下拉晶体管彼此并联,并且该多个下拉晶体管的漏极耦接该N型晶体管的源极。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海兆芯集成电路有限公司,未经上海兆芯集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510875427.0/1.html,转载请声明来源钻瓜专利网。





