[发明专利]组网式车辆识别系统在审
| 申请号: | 201510823620.X | 申请日: | 2015-11-23 |
| 公开(公告)号: | CN105374214A | 公开(公告)日: | 2016-03-02 |
| 发明(设计)人: | 沈晓波;王留留;王丽 | 申请(专利权)人: | 淮南师范学院 |
| 主分类号: | G08G1/017 | 分类号: | G08G1/017 |
| 代理公司: | 北京双收知识产权代理有限公司 11241 | 代理人: | 楼湖斌 |
| 地址: | 232001 安徽省淮南市田*** | 国省代码: | 安徽;34 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 组网 车辆 识别 系统 | ||
1.一种组网式车辆识别系统,其特征在于:它包括主机电路单元、PC上位机(18)以 及N个从机电路单元,每个从机电路单元均包括从机底板(1)以及与从机底板(1)连接的 第一主控核心板(2),主机电路单元包括主机底板(14)以及与主机底板(14)连接的第二 主控核心板(19),第二主控核心板(19)以及每个第一主控核心板(2)上均设置有负责算 法实现和数据处理的主控芯片(3)、负责存储处理过程中的数据的存储电路(4)、负责程 序仿真与烧录的接口电路(5)、核心板电源电路(6)以及指示电源供应是否正确的附属电 路(7),所述存储电路(4)、接口电路(5)及附属电路(7)均与主控芯片(3)电连接, 所述主控芯片(3)、存储电路(4)及附属电路(7)均与核心板电源电路(6)电连接,每 个从机底板(1)上均设置有声音采集电路(9)、状态采集电路(10)、第一显示电路(8)、 第一执行电路(11)、从机底板电源电路(12)以及CAN总线电路(13),所述声音采集电 路(9)、状态采集电路(10)、第一显示电路(8)、第一执行电路(11)以及CAN总线电 路(13)均与相应的第一主控核心板(2)中的主控芯片(3)电连接,所述声音采集电路(9)、 状态采集电路(10)以及相应的第一主控核心板(2)中的核心板电源电路(6)均与从机底 板电源电路(12)电连接,所述主机底板(14)上设置有主机底板电源电路(15)、上位机通 信电路(16)、数据存储电路(17)、第二显示电路(20)、第二执行电路(21)以及CAN总 线电路(13),所述上位机通信电路(16)、数据存储电路(17)、第二显示电路(20)、第 二执行电路(21)以及CAN总线电路(13)均与第二主控核心板(19)中的主控芯片(3)电 连接,所述上位机通信电路(16)、数据存储电路(17)以及第二主控核心板(19)中的核心 板电源电路(6)均与主机底板(14)中的主机底板电源电路(15)电连接,主机电路单元与 从机电路单元之间通过CAN总线电路(13)实现相互通信,主机电路单元与PC上位机(18) 之间通过上位机通信电路(16)实现通信。
2.根据权利要求1所述的组网式车辆识别系统,其特征在于:所述主控芯片(3)为 DSP28335,型号为TMS320F28335,采用PGFA封装,主控芯片(3)上的VDDA2脚、VDDAIO脚、 VDD1A18脚、VDD2A18脚、VDDIO脚、VDD脚以及Vdd3vf1脚均与核心板电源电路(6)电连接, 主控芯片(3)上的VSS2AGND脚、VSS1AGND脚、VSSAIO脚、VSSA2脚、VSS脚、ADCREFIN脚、 ADCLO脚以及XCLKIN脚均接地,主控芯片(3)上的ADCREFM脚通过电容C3接地,主控芯片 (3)上的ADCREFP脚通过电容C5接地,主控芯片(3)上的ADCRESEXT脚通过电阻R3接地, 主控芯片(3)上的X1脚通过电容C1接地,主控芯片(3)上的X2脚通过电容C2接地,X1 脚与X2脚之间电连接有晶振XTAL1,主控芯片(3)上的TDI脚、TDO脚、TRST脚、TMS脚、 EMU0脚、EMU1脚以及TCK脚均与接口电路(5)电连接,主控芯片(3)上的XRS脚与开关 Key1的一端电连接,开关Key1的另一端接地,开关Key1两端还电连接有电容C4,电容C4 未接地的一端与电阻R1一端电连接,电阻R1的另一端与核心板电源电路(6)电连接,主控 芯片(3)上的GPIO58脚和GPIO59脚均与附属电路(7)电连接,主控芯片(3)上的XD0脚、 XD1脚、XD2脚、XD3脚、XD4脚、XD5脚、XD6脚、XD7脚、XD8脚、XD9脚、XD10脚、XD11 脚、XD12脚、XD13脚、XD14脚、XD15脚、XA0脚、XA1脚、XA2脚、XA3脚、XA4脚、XA5脚、 XA6脚、XA7脚、XA8脚、XA9脚、XA10脚、XA11脚、XA12脚、XA13脚、XA14脚、XA15脚、 XA16脚、XA17脚、XA18脚、XA19脚、XCS0脚、XCS6脚、XCS7脚、XWE0脚以及XRD脚均与 存储电路(4)电连接,所述主控芯片(3)还连接一个用于控制芯片工作模式的启动电路, 所述启动电路包括一个四位拨码开关SW-DIP4和四个电阻R0,主控芯片(3)上的XA12脚、 XA13脚、XA14脚以及XA15脚分别与四位拨码开关SW-DIP4右边的四个引脚一一电连接,四 位拨码开关SW-DIP4右边的四个引脚还分别通过一个电阻R0与核心板电源电路(6)电连接, 四位拨码开关SW-DIP4左边的四个引脚同时接地。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于淮南师范学院,未经淮南师范学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510823620.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:基于红外传输的管理装置
- 下一篇:基于浮动车数据的卡口检测率获取方法





