[发明专利]移位寄存器单元及其驱动方法、移位寄存器和显示装置在审
| 申请号: | 201510696697.5 | 申请日: | 2015-10-23 |
| 公开(公告)号: | CN105185294A | 公开(公告)日: | 2015-12-23 |
| 发明(设计)人: | 李全虎;李永谦;孟松 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
| 主分类号: | G09G3/20 | 分类号: | G09G3/20;G11C19/28 |
| 代理公司: | 北京中博世达专利商标代理有限公司 11274 | 代理人: | 申健 |
| 地址: | 100015 *** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 移位寄存器 单元 及其 驱动 方法 显示装置 | ||
技术领域
本发明涉及显示技术领域,尤其涉及一种移位寄存器单元及其驱动方法、移位寄存器和显示装置。
背景技术
显示装置在进行显示时,需要利用移位寄存器实现对像素单元的扫描,移位寄存器包括多个移位寄存器单元,每个移位寄存器单元对应一行像素单元,为像素单元提供栅极驱动信号,从而由多个移位寄存器单元实现对显示装置的像素单元的逐行扫描驱动,以显示图像。
但是,移位寄存器单元中的输入模块包括晶体管,晶体管存在阈值电压,而在制作过程中制得的各个移位寄存器单元中输入模块的晶体管的阈值电压往往不同,阈值电压向正向漂移的晶体管在触发信号的作用下容易出现开启不充分的现象,阈值电压的影响使得各个移位寄存器单元中后续电路的晶体管充分开启的时长不同,因此各个移位寄存器单元输出的栅极驱动信号的上升沿或下降沿持续的时长不同,导致显示装置显示不均匀,阈值电压向正向漂移特别严重的情况下,后续电路的晶体管甚至无法开启,从而降低了显示装置的显示效果。
发明内容
本发明的目的在于提供一种移位寄存器单元及其驱动方法、移位寄存器和显示装置,用于保证显示装置显示均匀,提高显示装置的显示效果。
为了实现上述目的,本发明提供如下技术方案:
第一方面,本发明提供一种移位寄存器单元,包括输入模块、下拉控制模块、上拉控制模块、上拉模块和下拉模块;
其中,所述输入模块与第一触发信号端、第一时钟信号端、低电平端和上拉控制节点连接,所述输入模块用于利用自举效应,将所述第一触发信号端的信号无阈值电压损耗地传输至所述上拉控制节点,所述上拉控制节点为所述输入模块、所述上拉控制模块、所述下拉控制模块和所述上拉模块的连接点;
所述下拉控制模块与所述第一时钟信号端、所述上拉控制节点、下拉控制节点和所述低电平端连接,所述下拉控制模块用于根据所述第一时钟信号端的信号和所述上拉控制节点的信号,控制所述下拉控制节点的信号为高电平信号或低电平信号,所述下拉控制节点为所述下拉控制模块、所述上拉控制模块和所述下拉模块的连接点;
所述上拉控制模块与第二触发信号端、所述低电平端、所述上拉控制节点、所述下拉控制节点、所述下拉模块和所述移位寄存器单元的输出端连接,所述上拉控制模块用于根据所述第二触发信号端的信号和自举效应,控制所述上拉控制节点的信号为高电平信号或低电平信号;
所述上拉模块与所述第一时钟信号端、所述上拉控制节点和所述移位寄存器单元的输出端连接,所述上拉模块用于在所述上拉控制节点的信号和所述第一时钟信号端的信号的控制下,将所述移位寄存器单元的输出端的信号上拉为高电平信号;
所述下拉模块与所述第二触发信号端、所述低电平端、第二时钟信号端、所述下拉控制节点和所述移位寄存器单元的输出端连接,所述下拉模块用于在所述下拉控制节点的信号、所述第二触发信号端的信号和所述第二时钟信号端的信号的控制下,将所述移位寄存器单元的输出端的信号下拉为低电平信号。
第二方面,本发明还提供了一种移位寄存器单元的驱动方法,用于驱动上述技术方案中所述的移位寄存器单元,所述驱动方法包括:
第一阶段,第一触发信号端的信号与第二时钟信号端的信号均为高电平信号,第二触发信号端的信号与第一时钟信号端的信号均为低电平信号;输入模块利用自举效应,将所述第一触发信号端的高电平信号无阈值电压损耗地传输至上拉控制节点;上拉模块在所述上拉控制节点的高电平信号和所述第一时钟信号端的低电平信号的控制下,将所述第一时钟信号端的低电平信号传输至所述移位寄存器单元的输出端;所述移位寄存器单元的输出端输出低电平信号;
第二阶段,所述第一触发信号端的信号、所述第二时钟信号端的信号与所述第二触发信号端的信号均为低电平信号,所述第一时钟信号端的信号为高电平信号;上拉控制模块利用自举效应,控制所述上拉控制节点的信号为高电平信号;所述上拉模块在所述上拉控制节点的高电平信号和所述第一时钟信号端的高电平信号的控制下,将所述移位寄存器单元的输出端的信号上拉为高电平信号;
第三阶段,所述第一触发信号端的信号与所述第一时钟信号端的信号均为低电平信号,所述第二触发信号端的信号和所述第二时钟信号端的信号均为高电平信号;所述上拉控制模块根据所述第二触发信号端的高电平信号,控制所述上拉控制节点的信号为低电平信号;下拉模块在所述第二触发信号端的高电平信号和所述第二时钟信号端的高电平信号的控制下,将所述移位寄存器单元的输出端的信号下拉为低电平信号;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510696697.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种像素电路、有机电致发光显示面板及显示装置
- 下一篇:一种导游旗的使用方法





