[发明专利]驱动器电路有效
申请号: | 201510568636.0 | 申请日: | 2015-09-09 |
公开(公告)号: | CN105405419B | 公开(公告)日: | 2019-10-18 |
发明(设计)人: | 椎林兼一;樋口钢儿 | 申请(专利权)人: | 拉碧斯半导体株式会社 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 秦琳;张懿 |
地址: | 日本神奈*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 驱动器 电路 | ||
1.一种驱动器电路,其特征在于,具有:
灰度电压生成电路,生成表示m阶段的灰度电平的m个灰度电压,其中,m为2以上的整数;
n个解码器电路,基于所输入的n个灰度信号从所述m个灰度电压分别选择并输出与n个数据对应的n个驱动电压,其中,n为2以上的整数;
m个灰度电压线,将所述m个灰度电压的每一个分别传输到所述n个解码器电路的每一个中;以及
电荷补充电路,在所述m个灰度电压线的每一个产生了电压降的情况下,对产生了该电压降的灰度电压线补充电荷。
2.根据权利要求1所述的驱动器电路,其特征在于,
所述电荷补充电路由对所述m个灰度电压线的每一个分别补充电荷的m个辅助电路构成,
所述m个所述辅助电路的每一个连接于所述m个灰度电压线的每一个与所述n个解码器电路的连接节点之中的离所述灰度电压生成电路的布线距离最大的连接节点的每一个。
3.根据权利要求2所述的驱动器电路,其特征在于,所述m个所述辅助电路的每一个在所述n个所述灰度信号切换为下一灰度信号的定时对所述m个灰度电压线的每一个补充电荷。
4.根据权利要求2或3所述的驱动器电路,其特征在于,所述m个所述辅助电路的每一个具有:感测电路,对在成为电荷的补充对象的所述灰度电压线的电压降进行感测;以及电荷供给电路,在所述感测电路感测到所述电压降的情况下,对所述灰度电压线供给电荷。
5.根据权利要求4所述的驱动器电路,其特征在于,
所述感测电路由一端连接于所述灰度电压线的电容器构成;
所述电荷供给电路由漏极连接于所述电容器的所述一端并且栅极连接于所述电容器的另一端并且电源电位被施加到源极的第一MOS晶体管、以及栅极和漏极连接于所述电容器的所述另一端并且所述电源电位被施加到源极的第二MOS晶体管构成。
6.根据权利要求4所述的驱动器电路,其特征在于,
所述感测电路由一端连接于所述灰度电压线的电容器构成;
所述电荷供给电路由漏极连接于所述电容器的所述一端并且栅极连接于所述电容器的另一端并且电源电位被施加到源极的MOS晶体管、以及连接在所述MOS晶体管的源极和栅极间的电阻元件构成。
7.根据权利要求4所述的驱动器电路,其特征在于,
所述感测电路由一端连接于所述灰度电压线的电容器构成,
所述电荷供给电路具有:第一MOS晶体管,漏极连接于所述电容器的所述一端,电源电位被施加到源极;第二MOS晶体管,栅极和漏极连接于所述电容器的所述另一端,源极连接于所述第一MOS晶体管的源极;以及第一和第二反相器元件,在所述第一MOS晶体管的栅极和所述第二MOS晶体管的所述漏极间彼此串联地连接,
关于所述第一反相器元件,其输入端子连接于所述电容器CP的所述另一端和所述第二MOS晶体管的所述漏极,
关于所述第一反相器元件,其输出端子连接于所述第二反相器元件的输入端子,
关于所述第二反相器元件,其输出端子连接于所述第一MOS晶体管的所述栅极。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于拉碧斯半导体株式会社,未经拉碧斯半导体株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510568636.0/1.html,转载请声明来源钻瓜专利网。