[发明专利]一种电平信号控制方法、系统及组合逻辑电路有效

专利信息
申请号: 201510481831.X 申请日: 2015-08-03
公开(公告)号: CN105159427B 公开(公告)日: 2019-03-12
发明(设计)人: 赵现普 申请(专利权)人: 浪潮(北京)电子信息产业有限公司
主分类号: G06F1/26 分类号: G06F1/26;H03K19/0185
代理公司: 北京安信方达知识产权代理有限公司 11262 代理人: 解婷婷;曲鹏
地址: 100085 北京市海*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 电平 信号 控制 方法 系统 组合 逻辑电路
【权利要求书】:

1.一种电平信号控制方法,其特征在于,包括以下步骤:

两个或多个组合逻辑电路分别获取输入的逻辑电平信号,并确定逻辑电平信号所属类型,其中各个组合逻辑电路的输出端直接连接在一起并通过背板与功能模块相连接;

所述组合逻辑电路根据所述逻辑电平信号所属类型,对位于所述组合逻辑电路中的P沟道开关电路Q1即PMOS(Q1)、P沟道开关电路Q2即PMOS(Q2)的工作状态进行控制,实现P沟道开关电路Q1和P沟道开关电路Q2两次电平翻转,保证所述组合逻辑电路的输出电平信号与输入电平信号的一致。

2.根据权利要求1所述的方法,其特征在于,所述组合逻辑电路根据所述逻辑电平信号所属类型,对位于所述组合逻辑电路中的PMOS(Q1)、PMOS(Q2)的工作状态进行控制的过程为:

若所述逻辑电平信号所属类型为高电平时,所述PMOS(Q1)截止,所述PMOS(Q1)的D极通过电阻R1接地,所述PMOS(Q2)导通且所述PMOS(Q2)的D极输出高电平。

3.根据权利要求1所述的方法,其特征在于,所述组合逻辑电路根据所述逻辑电平信号所属类型,对位于所述组合逻辑电路中的PMOS(Q1)、PMOS(Q2)的工作状态进行控制的过程为:

若所述逻辑电平信号所属类型为低电平时,所述PMOS(Q2)处于截止状态,所述PMOS(Q2)的D极通过电阻R2接地,输出低电平。

4.根据权利要求1所述的方法,其特征在于,所述PMOS(Q1)的D极与所述PMOS(Q2)的G级相连;通过所述PMOS(Q1)的D极向所述PMOS(Q2)的G极输出逻辑电平信号。

5.根据权利要求1所述的方法,其特征在于,所述PMOS(Q1)的S极与预设电压的电源设备相连接;所述PMOS(Q1)的D极通过电阻R1接地。

6.根据权利要求1所述的方法,其特征在于,所述PMOS(Q2)的S极与预设电压的电源设备相连接;所述PMOS(Q2)的D极通过电阻R2接地且所述PMOS(Q2)的D极作为所述组合逻辑电路的总输出端。

7.一种电平信号控制系统,其特征在于,包括两个或多个组合逻辑电路、背板、功能模块;其中,各个组合逻辑电路的输出端直接连接在一起并通过所述背板与所述功能模块相连接,所述两个或多个组合逻辑电路,用于分别获取输入的逻辑电平信号,并确定逻辑电平信号所属类型;所述组合逻辑电路,还用于根据所述逻辑电平信号所属类型,对位于所述组合逻辑电路中的P沟道开关电路Q1即PMOS(Q1)、P沟道开关电路Q2即PMOS(Q2)的工作状态进行控制,实现P沟道开关电路Q1和P沟道开关电路Q2两次电平翻转,保证所述组合逻辑电路的输出电平信号与输入电平信号的一致。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮(北京)电子信息产业有限公司,未经浪潮(北京)电子信息产业有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201510481831.X/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top