[发明专利]生成方法和系统、校准方法及工艺控制和成品率管理方法在审

专利信息
申请号: 201510305086.3 申请日: 2015-06-05
公开(公告)号: CN105279302A 公开(公告)日: 2016-01-27
发明(设计)人: 拉尔斯·博姆霍尔特;林西伟;约翰·基姆 申请(专利权)人: 新思科技有限公司
主分类号: G06F17/50 分类号: G06F17/50;H01L21/66;H01L23/544
代理公司: 北京集佳知识产权代理有限公司 11227 代理人: 康建峰;李春晖
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 生成 方法 系统 校准 工艺 控制 成品率 管理
【说明书】:

技术领域

发明涉及生成集成电路(IC,integratedcircuit)的电路设计的方法和系统,尤其涉及使用电子设计自动化(EDA,electronicdesignautomation)工具生成集成电路(IC)的电路设计的方法和系统。此外,提供了用于校准检测仪的方法和用于工艺控制和成品率管理的方法,这些方法基于所述用于生成电路设计的方法。

本发明解决了在检测期间有效收集例如用于成品率管理和工艺窗口定性(qualification)的质量数据的问题。本发明不仅通过凭机会地找到部件(item)而且通过在电路设计的流片(tape-out)阶段或在电路设计的流片阶段之前创建部件并使用该部件例如用于校准、工艺控制和成品率分析来解决了在越来越多的数据中找到相关检测部件的难题。

背景技术

掩膜检测、晶片检测和相关监视和检验工艺是半导体制造的基本步骤。该制造工艺越来越复杂并且要求高精度,从而随着进步的技术节点而使结构的尺寸缩小。同时,芯片复杂度,即,例如需要监视的结构数目,增加。检测和成品率分析工艺需要跟上这些要求。因为检测策略和检测设置必须适应于设计以能够获取相关信息,所以检测愈加得益于设计信息。

划片线(scribeline)结构已被用于此目的,但是划片线具有一些缺点。例如划片线挤满了其他测试结构。此外,划片线可能不是电路设计的一部分,并且在中间掩模(reticle)中或在中间掩模的边缘、位于芯片之间。划片线因此严重限制了布局可能性并且可能不能完全表现实际设计场景。

发明内容

一个目的是为掩膜检测、晶片检测和相关监视和检验工艺提供改进的构思。

通过独立的权利要求的主题来实现此目的。新发展、实施例和实现方式是从属权利要求的主题。

根据改进的构思,提供了一种用于生成集成电路的电路设计的方法,其中该电路设计包括至少一个功能区和至少一个非功能区。该方法包括以下步骤:向EDA工具提供对至少一个测试单元的描述并且将至少一个测试单元嵌入该电路设计中。

其中,对至少一个测试单元的所述描述包括对至少一个测试结构的描述,并且该至少一个测试结构被设计成对制造工艺中的变化敏感。此外,将至少一个测试单元嵌入至少一个非功能区中的一个非功能区中,并且嵌入由EDA工具自动执行。

要强调的是,与可能特别无意地也对制造工艺呈现出一定敏感性的在所述电路描述内的常规结构相比,至少一个测试结构被有意地设计成对制造工艺的变化敏感。

在所述方法的一些实现中,将至少一个测试元件嵌入所述至少一个非功能区的在度量步骤和/或检验步骤期间为了检测而可被访问的一部分中。特别是,至少一个非功能区的一部分在掩膜检测和/或晶片检测期间为了检测可被访问。此外,至少一个测试结构被设计成在度量步骤和/检验步骤中指示制造工艺的变化。

在该方法的一些实现中,向EDA工具提供的单元库特别是标准单元库包括对至少一个测试单元的描述。

标准单元库为例如单元的预定义集合,所述单元实现IC设计中的功能所必需的逻辑操作。这样的单元库由例如第三方库提供商提供,使得设计团队不必再设计他们自己的库。设计过程可通过例如综合工具中的综合步骤来实现,所述综合工具自动选择例如在功率、性能和区域的界限内可执行预期操作的正确的标准单元元素。在放置了实体之后,芯片区域的一个相当大的部分会例如具有空置的空间,留下空置的空间,使得能够进行布线或在无需对这些实体中的许多实体进行大的移动的情况下实现对设计的设计改变命令(ECO)。因为这些空间不可以例如空置地留下,所以例如可使用不提供实际功能操作的填充单元以防止违反例如密度和/或其他设计规则。可能有用的是,例如,在这些填充单元中放置非功能单元之外的一些有用的东西,即例如所述至少一个测试单元。

在本方法的一些实现中,至少一个测试结构被设计成通过违反至少一条设计规则而对所述制造工艺敏感。

在本方法的一些实现中,至少一条设计规则包括,线间分离规则,端间分离规则和/或线-端间分离规则。

在本方法的一些实现中,至少一个测试结构对用于评估光刻性能的结构进行仿真。

在本方法的一些实现中,在所述电路设计的功能区不出现该至少一个测试结构。

在本方法的一些实施例中,至少一个测试结构代表设计的常见单元类型和/或关键电路。

根据所述改进的构思,还提供了一种校准检测仪的方法。该方法包括利用根据改进的构思的方法生成电路设计,并且检测与至少一个测试单元中的一个测试单元有关的违规(irregularity)。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于新思科技有限公司,未经新思科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201510305086.3/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top