[发明专利]提供通用GF(256)SIMD密码算法功能性的指令和逻辑有效
申请号: | 201510272957.6 | 申请日: | 2015-05-26 |
公开(公告)号: | CN105302522B | 公开(公告)日: | 2019-07-26 |
发明(设计)人: | S.古伊龙 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30;G06F9/38;H04L9/06 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 张金金;姜甜 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 提供 通用 gf 256 simd 密码 算法 功能 指令 逻辑 | ||
1.一种处理器,其包括:
解码段,用于对单指令多数据SIMD仿射变换的第一指令解码,所述第一指令规定源数据操作数集、变换矩阵操作数和平移向量操作数;以及
一个或多个执行单元,其响应于解码的第一指令而用于:
通过对所述源数据操作数集中的每个元素应用所述变换矩阵操作数并且对所述源数据操作数集的每个变换元素应用所述平移向量操作数而执行SIMD仿射变换;以及
将所述第一指令的结果存储在SIMD目的地寄存器中。
2.如权利要求1所述的处理器,其中所述一个或多个执行单元响应于解码的第一指令而进一步用于:
对于所述源数据操作数集的每个仿射变换元素计算以特定不可约多项式为模的SIMD二进制有限域乘法逆。
3.如权利要求2所述的处理器,其中所述特定不可约多项式在所述第一指令的立即操作数中规定为十六进制控制值1B来指示在伽罗瓦域GF(28)中的x8+x4+x3+x+1。
4.如权利要求1所述的处理器,其中所述第一指令规定所述SIMD目的地寄存器作为目的地操作数。
5.如权利要求1所述的处理器,其中所述第一指令规定SIMD寄存器持有16个字节元素作为所述源数据操作数集。
6.如权利要求1所述的处理器,其中所述第一指令规定SIMD寄存器持有32个字节元素作为所述源数据操作数集。
7.如权利要求1所述的处理器,其中所述第一指令规定SIMD寄存器持有64个字节元素作为所述源数据操作数集。
8.如权利要求1所述的处理器,其中所述第一指令规定SIMD寄存器持有至少64个1位元素作为所述变换矩阵操作数。
9.如权利要求1所述的处理器,其中所述第一指令规定所述平移向量操作数作为立即操作数中的8位向量。
10.如权利要求1所述的处理器,其中对所述源数据操作数集中的每个元素应用所述变换矩阵操作数作为伽罗瓦域GF(28)中的矩阵乘法而执行。
11.如权利要求1所述的处理器,其中对所述源数据操作数集的每个变换元素应用所述平移向量操作数作为伽罗瓦域GF(28)中的向量加法而执行。
12.一种处理器,其包括:
解码段,用于对单指令多数据SIMD二进制有限域乘法逆的第一指令解码来生成第一微指令和第二微指令,所述第一指令规定源数据操作数集和首一不可约多项式;以及
一个或多个执行单元,其响应于解码的第一指令而用于:
根据所述第一微指令对所述源数据操作数集中的每个元素计算二进制有限域乘法逆元素;
根据所述第二微指令以所述首一不可约多项式为模使所述源数据操作数集的每个元素的二进制有限域乘法逆元素归约;以及
将所述第一指令的结果存储在SIMD目的地寄存器中。
13.如权利要求12所述的处理器,其中所述第一指令规定所述SIMD目的地寄存器作为目的地操作数。
14.如权利要求12所述的处理器,其中所述第一指令规定SIMD寄存器持有16个字节元素作为所述源数据操作数集。
15.如权利要求12所述的处理器,其中所述第一指令规定SIMD寄存器持有32个字节元素作为所述源数据操作数集。
16.如权利要求12所述的处理器,其中所述第一指令规定SIMD寄存器持有64个字节元素作为所述源数据操作数集。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510272957.6/1.html,转载请声明来源钻瓜专利网。