[发明专利]一种基于数据变化的低功耗门控时钟电路结构在审
申请号: | 201510257425.5 | 申请日: | 2015-05-19 |
公开(公告)号: | CN104852712A | 公开(公告)日: | 2015-08-19 |
发明(设计)人: | 牛英山;王涣 | 申请(专利权)人: | 中国电子科技集团公司第四十七研究所 |
主分类号: | H03K5/22 | 分类号: | H03K5/22 |
代理公司: | 北京商专永信知识产权代理事务所(普通合伙) 11400 | 代理人: | 方挺;葛强 |
地址: | 110032 辽*** | 国省代码: | 辽宁;21 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 数据 变化 功耗 门控 时钟 电路 结构 | ||
技术领域
本发明涉及数字电路,特别涉及数字电路中的门控时钟电路结构。
背景技术
随着集成电路工艺水平的提升,芯片集成度大幅提高,同时也导致了芯片的功率损耗急剧增加。因此,合理的功耗控制已成为芯片设计者首要考虑的问题。
芯片中数字电路的功耗由两部分构成:静态功耗和动态功耗。静态功耗主要由泄漏电流引起,动态功耗主要由翻转功耗等引起。在数字电路中,时钟信号往往是系统中扇出最大、分布最广的信号。如果不加任何控制,不论输入信号是否发生变化,时钟信号都会一直翻转,从而引起不必要的功耗损失。而在众多低功耗技术中,门控时钟对翻转功耗的抑制作用最强,其工作原理是通过关闭电路中暂时用不到的功能模块的时钟来减少时钟翻转。
图1所示是现有技术中的包含开关的同步使能寄存器的示意图。当门控信号EN为低电平时,由于时钟信号CLK不断在高、低电平之间翻转,电路中的D触发器1仍会处于工作状态,不断产生功耗。如果在图1所示的电路结构中采用时钟门控技术,当使能信号EN为低电平时,电路中D触发器1的时钟信号CLK将关闭,D触发器1处于非工作状态,可以降低功耗。现有的时钟门控电路主要分为不包含锁存器的电路和包含锁存器的电路两大类。图2所示为一种不包含锁存器的门控时钟电路,图3所示为一种包含锁存器的门控时钟电路。
现有技术中,无论门控时钟电路是否包含锁存器,都需要使能端来控制信号的输入操作,因此增加了额外的使能电路,且增加了芯片面积。
发明内容
针对现有技术存在的缺陷,本发明提出了一种可以根据输入信号的变化情况来决定门控信号是否有效的门控时钟电路。
本发明提供的电路结构,包括信号检测模块、时钟门控模块、寄存器模块。所述信号检测模块设置为将输出信号与输入信号比较,得到门控信号。所述时钟门控模块设置为通过门控信号来控制时钟信号是否有效,得到门控时钟信号。所述寄存器模块设置为在门控时钟信号的跳变沿触发,得到输出信号。
在一些实施方式中,所述信号检测模块采用异或逻辑结构实现输入信号与输出信号的比较。
在一些实施方式中,所述时钟门控模块采用锁存电路和与门逻辑连接的结构。由于锁存电路的作用,可以得到无毛刺的门控时钟信号。
在一些实施方式中,所述寄存器模块采用D触发器结构,在门控时钟信号的上升沿或下降沿触发得到输出信号。
根据上述的实施方式,便能信号由信号检测模块提供,从而不需要使能电路,可以根据输入信号的变化情况来控制门控信号是否有效,消除寄存器组冗余翻转引发的功耗,降低了电路损耗,减小了芯片面积。
附图说明
图1显示了现有技术中的包含开关的同步使能寄存器;
图2显示了现有技术中不包含锁存器的门控时钟电路;
图3是现有技术中包含锁存器的门控时钟电路;
图4是本发明一实施方式的基于数据变化的低功耗门控时钟结构;
图5是图4所示的基于数据变化的低功耗门控时钟电路的一种实现方式的电路原理图;
图6是根据本发明一实施方式的基于数据变化的低功耗门控时钟电路时序图。
具体实施方式
下面结合附图和实施例对本发明作进一步详细的说明。
图4是本发明一实施方式的基于数据变化的低功耗门控时钟结构原理示意图。图5示意性地显示了图4所示的门控时钟电路的一种实现方式的电路原理图。
如图4所示,该门控时钟电路包括信号检测模块10、时钟门控模块20、寄存器模块30。信号检测模块10设置为将输出信号OUT与输入信号IN比较,得到门控信号EN。时钟门控模块20设置为通过门控信号EN来控制时钟信号CLK是否有效,输出相应的GCLK信号至寄存器模块30。寄存器模块30设置为在门控时钟信号GCLK的跳变沿触发,得到输出信号OUT。
如图5所示,根据一种实施方式,信号检测模块10使用异或电路,用于对输入信号IN与输出信号OUT进行异或运算,根据运算结果输出相应的信号。时钟门控模块20由锁存器201和与门逻辑电路202构成。锁存器201的输入端接收构成信号检测模块10的异或电路的输出信号作为使能信号EN,同时另一端接收时钟信息CLK。寄存器模块30采用D触发器。其一端接收输入信号IN,另一端接收与门逻辑电路202输出的信号GCLK。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第四十七研究所,未经中国电子科技集团公司第四十七研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510257425.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种磁感应传感器
- 下一篇:一种振荡信号生成电路及方法
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置