[发明专利]一种缓存信元数据的方法、装置和设备有效

专利信息
申请号: 201510208280.X 申请日: 2015-04-28
公开(公告)号: CN104850515B 公开(公告)日: 2018-03-06
发明(设计)人: 林云;熊涛 申请(专利权)人: 华为技术有限公司
主分类号: G06F13/16 分类号: G06F13/16;G06F13/38
代理公司: 北京三高永信知识产权代理有限责任公司11138 代理人: 罗振安
地址: 518129 广东*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 缓存 数据 方法 装置 设备
【说明书】:

技术领域

发明涉及计算机领域,特别涉及一种缓存信元数据的方法、装置和设备。

背景技术

VCS(Variable Cell Switch,变长信元交换)芯片用于连接两个节点且将其中一节点的信元数据发送给另一节点。VCS芯片中包括多个S2P(Serial To Parallel,串并转换)单元、多个P2S(Parallel To Serial,并串转换)单元和一个缓存空间,每个S2P单元与缓存空间之间以及每个P2S单元与缓存空间之间通过并行总线连接。在VCS芯片发送信元数据时,S2P单元接收该一节点发送的信元数据,将该信元数据缓存在缓存空间中,VCS芯片从缓存空间中取出信元数据,将该信元数据发送给P2S单元,P2S单元将该信元数据发送给该另一节点。

对于VCS芯片中的每个S2P单元,该S2P单元缓存信元数据的过程如下:接收信元数据,该信元数据为串行数据,将该信元数据切分成宽度都小于或等于与该S2P单元连接的并行总线宽度的串行信元块,将每个串行信元块进行串并转换得到每个并行信元块,将每个并行信元块存储在该S2P单元缓存的传输队列中;在每个传输时隙,该S2P单元只能将其缓存的传输队列中的一个并行信元块写入缓存空间中。

在实现本发明的过程中,发明人发现现有技术至少存在以下问题:

当并行信元块的宽度小于并行总线的宽度时,将该并行信元块写入缓存空间中时也占用一个传输时隙,浪费传输时隙,从而导致传输时隙的利用率低。

发明内容

为了解决现有技术的问题,本发明提供了一种缓存信元数据的方法、装置和设备。技术方案如下:

第一方面,本发明提供了一种缓存信元数据的方法,所述方法包括:

从串并转换S2P单元缓存的并行信元块中选择宽度之和小于或等于与所述S2P单元连接的并行总线宽度的多个并行信元块;

将所述多个并行信元块拼接为一个并行信元块;

将所述拼接后的并行信元块通过所述并行总线写入所述S2P单元所在的变长信元交换VCS芯片的第一缓存空间中。

结合第一方面,在第一方面的第一种可能的实现方式中,所述从S2P单元缓存的并行信元块中选择宽度之和小于或等于与所述S2P单元连接的并行总线宽度的多个并行信元块,包括:

从S2P单元缓存的传输队列中选择预设数值个并行信元块;

从所述预设数值个并行信元块中获取宽度之和小于或等于与所述S2P单元连接的并行总线宽度的多个并行信元块。

结合第一方面的第一种实现方式,在第一方面的第二种可能的实现方式中,所述方法还包括:

如果所述预设数值个并行信元块中不存在宽度之和小于或等于所述并行总线宽度的多个并行信元块,从所述预设数值个并行信元块和所述VCS芯片的第二缓存空间中获取宽度之和小于或等于所述并行总线宽度的多个并行信元块,所述第二缓存空间中缓存至少一个宽度小于所述并行总线宽度的并行信元块。结合第一方面,在第一方面的第三种可能的实现方式中,所述从S2P单元缓存的并行信元块中选择宽度之和小于或等于与所述S2P单元连接的并行总线宽度的多个并行信元块,包括:

从S2P单元所在的VCS芯片的第二缓存空间中获取宽度之和小于或等于与所述S2P单元连接的并行总线宽度的多个并行信元块。

结合第一方面的第一种或者第二种实现方式,在第一方面的第四种可能的实现方式中,所述从所述预设数值个并行信元块中获取宽度之和小于或等于与所述S2P单元连接的并行总线宽度的多个并行信元块之后,还包括:

从所述预设数值个并行信元块中未选择的并行信元块中获取宽度小于所述并行总线宽度的并行信元块;

将所述获取的并行信元块写入所述VCS芯片的第二缓存空间中。

结合第一方面,在第一方面的第五种可能的实现方式中,所述方法还包括:

从所述VCS芯片的第二缓存空间中获取缓存时长达到预设时长的并行信元块;

将所述获取的并行信元块通过所述并行总线写入所述VCS芯片的第一缓存空间中。

第二方面,本发明提供了一种缓存信元数据的装置,所述装置包括:

选择模块,用于从串并转换S2P单元缓存的并行信元块中选择宽度之和小于或等于与所述S2P单元连接的并行总线宽度的多个并行信元块;

拼接模块,用于将所述多个并行信元块拼接为一个并行信元块;

缓存模块,用于将所述拼接后的并行信元块通过所述并行总线写入所述S2P单元所在的变长信元交换VCS芯片的第一缓存空间中。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201510208280.X/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top