[发明专利]栅极驱动电路及其单元和一种显示装置有效
| 申请号: | 201510201301.5 | 申请日: | 2015-04-24 |
| 公开(公告)号: | CN104821146B | 公开(公告)日: | 2017-05-24 |
| 发明(设计)人: | 张盛东;冷传利;胡治晋;廖聪维 | 申请(专利权)人: | 北京大学深圳研究生院 |
| 主分类号: | G09G3/20 | 分类号: | G09G3/20 |
| 代理公司: | 深圳鼎合诚知识产权代理有限公司44281 | 代理人: | 郭燕,彭家恩 |
| 地址: | 518055 广东省*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 栅极 驱动 电路 及其 单元 一种 显示装置 | ||
1.一种栅极驱动电路,包括级联的至少一个栅极驱动电路单元,所述栅极驱动电路单元包括:
驱动模块(20),用于通过其控制端(Q)的开关状态切换,将第一时钟信号(VA)传送到栅极驱动电路单元的信号输出端,从而输出扫描信号(VOUT);
输入模块(10),用于控制驱动模块(20)的控制端(Q)切换开关状态;
低电平维持模块(30),用于在其维持使能端(P)获得有效电平时将栅极驱动电路的信号输出端和/或驱动模块(20)的控制端(Q)维持在低电平;
其特征在于,所述栅极驱动电路还包括至少一个自适电压产生模块(40),自适电压产生模块(40)的信号输出端用于连接至维持使能端(P),自适电压产生模块(40)用于根据其恒流源产生自补偿电压(VR),并通过其信号输出端传输给维持使能端(P),以向维持使能端(P)提供有效电平。
2.如权利要求1所述的栅极驱动电路,其特征在于,
所述输入模块(10)包括:第一晶体管(T1),第一晶体管(T1)的控制极连接至第一极,用于输入第一输入信号(VI1);第一晶体管(T1)的第二极连接至驱动模块(20)的控制端(Q);
所述驱动模块(20)包括:第二晶体管(T2),第二晶体管(T2)的第一极用于输入第一时钟信号(VA),第二晶体管(T2)的控制极为所述驱动模块(20)的控制端(Q),第二晶体管(T2)的第二极为所述栅极驱动电路单元的信号输出端;
所述第一输入信号(VI1)的有效电平到来时间超前于所述第一时钟信号(VA)的有效电平到来时间。
3.如权利要求2所述的栅极驱动电路,其特征在于,在自适电压产生模块(40)和低电平维持模块(30)之间还连接有:第八晶体管(T8);
第八晶体管(T8)的第一极用于连接至自适电压产生模块(40)的信号输出端,第八晶体管(T8)的第二极连接至低电平维持模块(30)的维持使能端(P),第八晶体管(T8)的控制极用于输入第二输入信号(VI2);
第八晶体管(T8)响应第二输入信号(VI2)的有效电平导通第八晶体管(T8)的第一极和第二极;
第二输入信号(VI2)的有效电平到来时间滞后于所述第一时钟信号(VA)的有效电平结束时间。
4.如权利要求1所述的栅极驱动电路,其特征在于,所述低电平维持模块(30)包括:第五晶体管(T5)和第六晶体管(T6);
第五晶体管(T5)的控制极连接至第六晶体管(T6)的控制极,连接节点为所述低电平维持模块(30)的维持使能端(P);第五晶体管(T5)的第一极连接至驱动模块(20)的控制端(Q);第五晶体管(T5)的第二极用于连接至低电平端(VSS);
第六晶体管(T6)的第一极连接至栅极驱动电路单元的信号输出端,第六晶体管(T6)的第二极用于连接至低电平端(VSS)。
5.如权利要求1-4任意一项所述的栅极驱动电路,其特征在于,所述自适电压产生模块(40)包括:恒流源和第九晶体管(T9);
第九晶体管(T9)的第一极连接至第九晶体管(T9)的控制极;第九晶体管(T9)的控制极为自适电压产生模块(40)的信号输出端;第九晶体管(T9)的第二极用于连接至低电平端(VSS);
恒流源的第一端用于输入预设电位,恒流源的第二端连接至第九晶体管(T9)的第一极。
6.如权利要求5所述的栅极驱动电路,其特征在于,所述恒流源为电流大小可控电流源。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学深圳研究生院,未经北京大学深圳研究生院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510201301.5/1.html,转载请声明来源钻瓜专利网。





