[发明专利]双栅像素结构的驱动电路、方法、显示面板和显示装置有效

专利信息
申请号: 201510096536.2 申请日: 2015-03-04
公开(公告)号: CN104599657B 公开(公告)日: 2018-03-20
发明(设计)人: 田明;刘家荣;姚之晓;刘陈曦 申请(专利权)人: 京东方科技集团股份有限公司;北京京东方显示技术有限公司
主分类号: G09G3/36 分类号: G09G3/36;G09G3/20
代理公司: 北京银龙知识产权代理有限公司11243 代理人: 许静,黄灿
地址: 100015 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 像素 结构 驱动 电路 方法 显示 面板 显示装置
【说明书】:

技术领域

发明涉及显示技术领域,尤其涉及一种双栅像素结构的驱动电路、方法、显示面板和显示装置。

背景技术

TN(Twisted Nematic,扭曲向列相)型LCD(Liquid Crystal Display,液晶显示)像素的修补点设计是保留像素电极与栅线之间的overlay(覆盖物),修补时通过焊接的方式将像素电极与栅线短接在一起。但如果将阵列设计为Z-反转并且采用双栅模式时,用于修补的覆盖物在1&2行预充电模式下会在奇偶行产生不同的寄生电容,导致奇偶行像素电压出现差异,造成色偏等现象,影响显示效果。正常双栅模式的1&2预充电因为其特定RGB(红绿蓝)像素周期排列可以抵消色偏的现象,但是搭配Z-反转后可以明显降低产品功耗,提升产品性能,因此需要一种新型显示结构使显示面板在低功耗时可以正常显示,并且具备像素坏点修补功能。

发明内容

本发明的主要目的在于提供一种双栅像素结构的驱动电路、方法、显示面板和显示装置,以使得显示面板板在低功耗时可以消除色偏问题从而正常显示,并且具备像素坏点修补功能。

为了达到上述目的,本发明提供了一种双栅像素结构的驱动电路,所述双栅像素结构包括多行像素单元,所述驱动电路包括多级阵列基板行驱动单元;

两级所述阵列基板行驱动单元输出的栅极驱动信号分时驱动同一行像素单元。

实施时,驱动同一行像素单元的一所述阵列基板行驱动单元的栅极驱动信号输入端与驱动该行像素单元的另一所述阵列基板行驱动单元的输入端连接,驱动同一行像素单元的两阵列基板行驱动单元的时钟信号输入端接入的时钟信号相互反相,以使得驱动同一行像素单元的阵列基板行驱动单元输出的栅极驱动信号不同时有效。

实施时,第4n-3级阵列基板行驱动单元的时钟信号输入端接入第一时钟信号,第4n-2级阵列基板行驱动单元的时钟信号输入端接入第三时钟信号,所述第4n-3级阵列基板行驱动单元输出的栅极驱动信号和所述第4n-2级阵列基板行驱动单元输出的栅极驱动信号共同控制第2n-1行像素;

第4n-1级阵列基板行驱动单元的时钟信号输入端接入第二时钟信号,第4n级阵列基板行驱动单元的时钟信号输入端接入第四时钟信号,所述第4n-1级阵列基板行驱动单元输出的栅极驱动信号和所述第4n级阵列基板行驱动单元输出的栅极驱动信号共同控制第2n行像素;n为正整数,并且4n小于或等于所述双栅像素结构包括的像素单元的总行数;

第一行阵列基板行驱动单元的输入端和第三行阵列基板行驱动单元的输入端都接入起始信号;

第4n-3级阵列基板行驱动单元的栅极信号输出端与第4n-2级阵列基板行驱动单元的输入端连接;

第4n-2级阵列基板行驱动单元的栅极信号输出端与第4n+1级阵列基板行驱动单元的输入端连接;

第4n-1级阵列基板行驱动单元的栅极信号输出端与第4n级阵列基板行驱动单元的输入端连接;

第4n级阵列基板行驱动单元的栅极信号输出端与第4n+3级阵列基板行驱动单元的输入端连接;

所述第一时钟信号和第三时钟信号反相;第二时钟信号和第四时钟信号反相。

实施时,第4n-3级阵列基板行驱动单元的时钟信号输入端接入第一时钟信号,第4n-2级阵列基板行驱动单元的时钟信号输入端接入第三时钟信号,所述第4n-3级阵列基板行驱动单元输出的栅极驱动信号和所述第4n-2级阵列基板行驱动单元输出的栅极驱动信号共同控制第2n-1行像素;

第4n-1级阵列基板行驱动单元的时钟信号输入端接入第四时钟信号,第4n级阵列基板行驱动单元的时钟信号输入端接入第二时钟信号,所述第4n-1级阵列基板行驱动单元输出的栅极驱动信号和所述第4n级阵列基板行驱动单元输出的栅极驱动信号共同控制第2n行像素;n为正整数,并且4n小于或等于所述双栅像素结构包括的像素单元的总行数;

第一行阵列基板行驱动单元的输入端和第四行阵列基板行驱动单元的输入端都接入起始信号;

第4n-3级阵列基板行驱动单元的栅极信号输出端与第4n-2级阵列基板行驱动单元的输入端连接;

第4n-2级阵列基板行驱动单元的栅极信号输出端与第4n+1级阵列基板行驱动单元的输入端连接;

第4n级阵列基板行驱动单元的栅极信号输出端与第4n-1级阵列基板行驱动单元的输入端连接;

第4n-1级阵列基板行驱动单元的栅极信号输出端与第4n+4级阵列基板行驱动单元的输入端连接;

所述第一时钟信号和第三时钟信号反相;第二时钟信号和第四时钟信号反相。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;北京京东方显示技术有限公司,未经京东方科技集团股份有限公司;北京京东方显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201510096536.2/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top