[发明专利]半导体结构及其制造方法有效
| 申请号: | 201510096437.4 | 申请日: | 2015-03-04 |
| 公开(公告)号: | CN105047627B | 公开(公告)日: | 2018-03-09 |
| 发明(设计)人: | 亚历克斯·卡尔尼茨基;段孝勤;黄士芬;郑新立;徐英杰 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
| 主分类号: | H01L23/48 | 分类号: | H01L23/48;H01L21/768 |
| 代理公司: | 北京德恒律治知识产权代理有限公司11409 | 代理人: | 章社杲,李伟 |
| 地址: | 中国台*** | 国省代码: | 台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 半导体 结构 及其 制造 方法 | ||
技术领域
本发明涉及集成电路器件,更具体地,涉及半导体结构及其制造方法。
背景技术
半导体工业已经经历了快速增长。各种电子部件(诸如晶体管、二极管、电阻器、电容器)的密度的改进允许更多部件集成到给定区域内。互连件的数量和长度也随着电子部件的密度的增大而增大,电路RC延迟和功耗也增大。然而,集成部件的容量本质上是二维(2D)的,其基本位于半导体晶圆的表面上。位于晶圆表面上的部件的密度具有物理限制。为了解决这种限制,可以引入具有堆叠管芯的三维集成电路(3D IC),3D IC允许较高的速度和密度、较小的尺寸和多功能电子器件。
通过在垂直方向上集成多个管芯,硅通孔(TSV)可以用于诸如堆叠管芯中以连接具有不同功能的管芯,并且器件TSV是完全延伸穿过半导体晶圆衬底的通孔以允许与3D晶圆级封装兼容的芯片与芯片互连方案或晶圆与晶圆互连方案。TSV填充有导电材料,并且在导电材料的顶部和底部上形成连接焊盘。TSV也用于将信号从管芯的一个表面路由至相对表面,其提供与2D结构相比较短的互连距离。TSV比设计中的其他标准单元大得多,并且因此在更大程度上影响IC性能。因此,不断寻求TSV的改进。
发明内容
为了解决现有技术中存在的问题,本发明提供了一种半导体结构,包括:晶圆衬底,具有顶面和底面;以及导电柱,通过穿过所述晶圆衬底的所述顶面和所述底面的深沟槽绝缘体限定在所述晶圆衬底中。
在上述半导体结构中,其中,所述导电柱包括掺杂剂。
在上述半导体结构中,其中,所述半导体结构还包括电连接至所述导电柱的接触通孔。
在上述半导体结构中,其中,所述晶圆衬底是具有外延层的重掺杂晶圆衬底或者轻掺杂晶圆衬底。
在上述半导体结构中,其中,所述半导体结构还包括顶部层间介电层,位于所述晶圆衬底的所述顶面上方;顶部金属层,位于所述顶部层间介电层上方;以及多个顶部接触通孔,位于所述顶部层间介电层中并且与所述顶部金属层接触,其中,所述顶部金属层和所述顶部接触通孔电连接至所述导电柱。
在上述半导体结构中,其中,所述半导体结构还包括顶部层间介电层,位于所述晶圆衬底的所述顶面上方;顶部金属层,位于所述顶部层间介电层上方;以及多个顶部接触通孔,位于所述顶部层间介电层中并且与所述顶部金属层接触,其中,所述顶部金属层和所述顶部接触通孔电连接至所述导电柱,其中,所述半导体结构还包括:底部层间介电层,位于所述晶圆衬底的所述底面上方;底部金属层,位于所述底部层间介电层上方;以及多个底部接触通孔,位于所述底部层间介电层中并且与所述底部金属层接触,其中,所述底部金属层和所述底部接触通孔电连接至所述导电柱。
在上述半导体结构中,其中,所述半导体结构还包括多个半导体器件,位于所述晶圆衬底的所述顶面上。
在上述半导体结构中,其中,所述导电柱包括掺杂剂,其中,所述半导体结构还包括位于所述晶圆衬底中的所述深沟槽绝缘体周围的掺杂区,其中,所述掺杂区包括所述掺杂剂。
在上述半导体结构中,其中,穿过所述晶圆衬底的所述顶面和所述底面的所述深沟槽绝缘体具有圆环、三角环、矩形环或多边环的图案。
在上述半导体结构中,其中,所述深沟槽绝缘体包括:中间填充材料;以及绝缘层,围绕所述填充材料并且与所述晶圆衬底和所述导电柱接触。
根据本发明的另一方面,提供了一种制造半导体结构的方法,包括:从晶圆衬底的顶面形成深沟槽以在所述晶圆衬底中限定导电区;用掺杂剂掺杂所述导电区;用绝缘材料填充所述深沟槽以形成深沟槽绝缘体;以及从所述晶圆衬底的底面减薄所述晶圆衬底以暴露所述深沟槽绝缘体并且隔离所述导电区,从而形成导电柱。
在上述方法中,其中,所述方法还包括:用选自由磷、砷、硼、铝、镓和它们的组合组成的组中的所述掺杂剂掺杂所述导电区。
在上述方法中,其中,在形成所述深沟槽绝缘体之后,还包括:在所述晶圆衬底的所述顶面上形成多个半导体器件。
在上述方法中,其中,所述方法还包括:在所述晶圆衬底的所述顶面上方沉积顶部层间介电层;以及在所述顶部层间介电层中形成多个顶部接触通孔,并且在所述顶部层间介电层上方形成顶部金属层,其中,所述顶部接触通孔和所述顶部金属层电连接至所述导电柱。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510096437.4/2.html,转载请声明来源钻瓜专利网。





