[发明专利]存储器测试装置与存储器测试方法有效
| 申请号: | 201510059674.3 | 申请日: | 2015-02-05 |
| 公开(公告)号: | CN104835536B | 公开(公告)日: | 2018-03-23 |
| 发明(设计)人: | 苏锦荣;黄睿夫 | 申请(专利权)人: | 联发科技股份有限公司 |
| 主分类号: | G11C29/56 | 分类号: | G11C29/56 |
| 代理公司: | 北京万慧达知识产权代理有限公司11111 | 代理人: | 张金芝,代峰 |
| 地址: | 中国台湾新竹科*** | 国省代码: | 台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 存储器 测试 装置 方法 | ||
技术领域
本发明有关于一种存储器测试装置,特别是有关于有效率的存储器测试方法,通过可调整的时钟信号(clock signal)最佳化存储器测试装置的时序余量(timing slack)。
背景技术
图1A为包括存储器160的系统10的示意图,其中存储器160操作于功能模式或是测试模式。系统10包括逻辑单元110、测试电路120、寄存器(register)142以及存储器(memory)160。有多条时序路径(timing path)可存取存储器160,包括从存储器160的原始时钟信号CK到存储器160的输出DO的第一时序路径TP1、从存储器160的输出DO经过逻辑单元110到寄存器142的第二时序路径TP2、以及从存储器160的输出DO到测试电路120的第三时序路径TP3。当存储器160被存取或操作于一般操作的功能模式时,则功能模式的对应时序路径为第一时序路径TP1与第二时序路径TP2。当存储器160被存取或操作于测试模式时,则测试模式的对应时序路径为第一时序路径TP1与第三时序路径TP3。
详细而言,测试主要依赖于第二时序路径TP2与第三时序路径TP3的时序余裕(timing margin),特别是当第一时序路径TP1有延迟或错误时。然而,如果第三时序路径TP3的时序余裕比第二时序路径TP2的时序余裕更大或是更宽松,就会造成测试电路120的正确性与可靠度的劣化。举例而言,一方面,当存储器160处于测试模式时,其测试结果通常是成功的。但是另一方面,当存储器160处于功能模式时,实际性能或结果却是失败的。因此,需要一种更好的存储器测试方法,降低第二时序路径TP2与第三时序路径TP3之间的时序余裕的差距,增进存储器测试的正确性与可靠度。
各种测试装置或方法已被使用于测试存储器160的时序路径与性能,例如被广泛使用的自动测试模式产生系统(Automatic Test Pattern Generation,ATPG)。当存储器160存取或操作于ATPG的全速测试(at-speed testing),则关键存取会应用在存储器160。由于关键路径(critical path)是从位线的预充电到下一个存取循环,如果预充电位线(bit line)至预定电压位准(pre-determined voltage level)的关键路径太紧的话,则存储器160的输出DO可能会发生一些错误。此外,ATPG的测试模组的尺寸非常大。因此,ATPG的测试流程没有效率并且耗费太多时间与费用,需要另一种高效率与低成本的存储器测试方法。
发明内容
有鉴于此,本发明提供一种存储器测试装置与存储器测试方法。
依据本发明一实施方式,提供一种存储器测试装置,用以测试存储器,包括:测试电路,耦接于所述存储器以测试所述存储器的性能;以及寄存器,耦接于所述测试电路,并且测试时钟信号输入至所述寄存器,其中所述测试时钟信号不同于所述存储器及/或所述测试电路的原始时钟信号,并且所述测试时钟信号用以调整所述存储器测试装置闩锁来自所述存储器的资料的时间,以降低所述存储器测试装置的时序余量。
依据本发明另一实施方式,提供一种存储器测试方法,用以测试存储器,包括:产生寄存器的测试时钟信号以测试所述存储器的性能,其中所述测试时钟信号不同于所述存储器及/或存储器测试装置的原始时钟信号;调整所述存储器测试装置闩锁来自所述存储器的资料的时间,以降低所述存储器测试装置的时序余量。
依据本发明又一实施方式,提供一种存储器测试方法,用以测试存储器,包括:产生用于存储器测试装置的测试时钟信号,以执行所述存储器的测试模式,并且所述测试时钟信号不同于所述存储器的原始时钟信号;通过调节所述测试时钟信号而控制所述存储器测试装置的余裕,使得所述测试模式的余裕约等于或小于操作于所述存储器的功能模式的余裕。
本发明所提供的存储器测试装置与存储器测试方法,具有更佳的正确性与可靠度。
对于已经阅读后续由各附图及内容所显示的较佳实施方式的本领域的技术人员来说,本发明的各目的是明显的。
附图说明
图1A为包括操作于功能模式或测试模式的存储器的系统的示意图;
图1B为依据本发明实施例所提供的存储器与存储器测试装置的示意图;
图1C为依据本发明实施例所提供的存储器与存储器测试装置的另一种示意图;
图2为依据本发明实施例所提供的时钟调整电路的示意图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510059674.3/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种金属连接杆锁架
- 下一篇:半导体器件及其操作方法





