[发明专利]半导体装置的数据输出电路在审
| 申请号: | 201510044943.9 | 申请日: | 2015-01-29 | 
| 公开(公告)号: | CN104954004A | 公开(公告)日: | 2015-09-30 | 
| 发明(设计)人: | 郑海康 | 申请(专利权)人: | 爱思开海力士有限公司 | 
| 主分类号: | H03K19/0175 | 分类号: | H03K19/0175 | 
| 代理公司: | 北京弘权知识产权代理事务所(普通合伙) 11363 | 代理人: | 俞波;许伟群 | 
| 地址: | 韩国*** | 国省代码: | 韩国;KR | 
| 权利要求书: | 查看更多 | 说明书: | 查看更多 | 
| 摘要: | |||
| 搜索关键词: | 半导体 装置 数据 输出 电路 | ||
相关申请的交叉引用
本申请要求2014年3月25日向韩国知识产权局提交的申请号为10-2014-0034651的韩国专利申请的优先权,其全部内容通过引用合并于此。
技术领域
各种实施例涉及一种半导体装置,且更特别涉及一种半导体装置的数据输出电路。
背景技术
在半导体装置中,重要的是恒定地维持输出电压(VOH)的电平,以便确保半导体装置和与半导体装置耦接的外部系统之间稳定的数据通信,所述外部系统例如存储器控制器。
当输出高电平数据时,输出电压(VOH)可以为输出端的电压电平。
发明内容
在一个实施例中,半导体装置的数据输出电路可以包括上拉驱动器,其电耦接在功率供应端与输出端之间并且配置成响应于上拉控制信来驱动所述输出端。所述数据输出电路还包括下拉驱动器,其电耦接在所述输出端与接地端之间,并且配置成响应于下拉控制信号来驱动所述输出端。此外,所述数据输出电路可以包括补偿单元,其配置成在上拉驱动器的操作时段期间,开启输出端与接地端之间的电流路径,并且允许上拉驱动器的泄漏电流流过所述电流路径。
在一个实施例中,半导体装置的数据输出电路可以包括上拉驱动器,其电耦接在功率供应端与输出端之间,并且配置成响应于上拉控制信号来驱动输出端。所述数据输出电路还包括下拉驱动器,其电耦接在输出端与接地端之间,并且配置成响应于下拉控制信号来驱动输出端。此外,所述数据输出电路还包括补偿单元,其配置成响应于补偿码来开启从输出端至接地端的电流路径,并且控制所述电流路径的电流量。
在一个实施例中,半导体装置的数据输出电路可以包括上拉驱动器,其电耦接在功率供应端与输出端之间,并且配置成响应于根据输出数据的电平所产生的上拉控制信号来驱动输出端。所述数据输出电路还包括下拉驱动器,其电耦接在输出端与接地端之间,并且配置成响应于根据输出数据的电平所产生的下拉控制信号来驱动输出端。此外,所述数据输出电路包括补偿单元,其电耦接在输出端与接地端之间,并且配置成响应于上拉控制信号来开启输出端与接地端之间的电流路径。
附图说明
图1为根据本发明实施例的半导体装置的数据输出电路的电路图;
图2为根据本发明实施例的半导体装置的数据输出电路的框图;
图3为示出图2中所示的码发生器的内部配置的框图;以及
图4图示了根据本发明实施例的采用存储器控制器电路的系统的框图。
具体实施方式
下面将参考附图通过各种实施例描述根据本发明的半导体装置的数据输出电路。在由于晶体管的泄漏电流的原因会发生输出电压电平变化(VOH变化)时,可能引起的问题在于输出电压VOH的电平很可能升高到目标电平之上。
参照图1,根据本发明实施例的半导体装置的数据输出电路100可以包括上拉驱动器10、下拉驱动器20和补偿单元40。
上拉驱动器10可以电耦接在功率供应端VDDQ与输出端(DQ)30之间,并且可以包括晶体管11和电阻器12。
下拉驱动器20可以电耦接在输出端30与接地端VSSQ之间,并且可以包括晶体管21和电阻器22。
晶体管11和21于是可以配置成NMOS型。
上拉驱动器10和下拉驱动器20可以配置成响应于上拉控制信号UP和下拉控制信号DN,将输出端30驱动至逻辑高电平或逻辑低电平。根据输出数据的电平,可以产生上拉控制信号UP和下拉控制信号DN。
补偿单元40可以配置成开启输出端30与接地端VSSQ之间的电流路径,电流路径可以在上拉驱动器10的上拉时段期间开启。
补偿单元40可以配置成响应于上拉控制信号UP来开启输出端30与接地端VSSQ之间的电流路径。再者,补偿单元40可以配置成开启该电流路径,作为具有与上拉驱动器10相同操作时段的一种方法。
补偿单元40可以电耦接在输出端30与接地端VSSQ之间,与下拉驱动器20并联。另外,补偿单元40可以包括晶体管41和电阻器42。
补偿单元40可以配置成在其中上拉控制信号UP为高电平的状态下,在晶体管41的基本关断之后进行操作。当晶体管41的栅极-源极电压(Vgs)变得低于晶体管41的阈限电压时,可以实现晶体管41的基本关断。
晶体管41可以采用NMOS型来配置。
在晶体管41要驱动与上拉驱动器10的晶体管11的泄漏电流相对应的电流量时,可以把与晶体管11相比较具有相对更小电流驱动力的晶体管用作晶体管41。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510044943.9/2.html,转载请声明来源钻瓜专利网。
- 上一篇:逐次比较型模拟数字转换器以及物理量检测传感器
 - 下一篇:功率开关的受控关断
 
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
 - 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
 - 数据发送方法、数据发送系统、数据发送装置以及数据结构
 - 数据显示系统、数据中继设备、数据中继方法及数据系统
 - 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
 - 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
 - 数据发送和数据接收设备、数据发送和数据接收方法
 - 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
 - 数据发送方法、数据再现方法、数据发送装置及数据再现装置
 - 数据发送方法、数据再现方法、数据发送装置及数据再现装置
 





