[发明专利]信号调制电路有效
申请号: | 201510032815.2 | 申请日: | 2015-01-22 |
公开(公告)号: | CN104796153B | 公开(公告)日: | 2020-01-10 |
发明(设计)人: | 中西芳德;川口刚;关谷守 | 申请(专利权)人: | 安桥株式会社 |
主分类号: | H03M3/04 | 分类号: | H03M3/04 |
代理公司: | 11127 北京三友知识产权代理有限公司 | 代理人: | 吕俊刚;刘久亮 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 信号 调制 电路 | ||
信号调制电路。提供了一种能够实时校正输出状态并且减小由延迟装置产生的失真/噪声分量的影响的电路。该信号调制电路包括:减法器;积分器;相位反转电路;DFF,该DFF用于在按照与所述时钟信号同步的定时插入零电平的同时,将该信号延迟并且量化;三值信号产生电路,该三值信号产生电路用于产生三值信号,该三值信号用于将连接到单个电源的负载选择性地驱动成包括正电流开状态、负电流开状态和关状态的三值通电状态;驱动器电路,该驱动器电路用于产生用于驱动负载的驱动信号;以及反馈电路,该反馈电路用于将来自所述驱动器电路的驱动信号反馈到所述输入信号。
技术领域
本发明涉及信号调制电路,并且具体地涉及用于进行德尔塔西格玛调制的电路。
背景技术
常规地,德尔塔西格玛调制(ΔΣ调制)在开关放大器等中使用。德尔塔西格玛调制器具有减法器、积分器、量化器和量化误差反馈电路。
图4例示了德尔塔西格玛调制电路的基本构造。减法器16计算输入信号和反馈信号之间的差,并且积分器10对差信号进行积分。积分信号由量化器14量化并且作为例如1比特(=二值)信号输出。量化误差经由延迟装置12反馈。
JP 2007-312258 A公开了一种德尔塔西格玛调制电路,其包括积分器组、加法器组、量化器和脉冲宽度上舍入电路(round-up circuit),并且进一步公开了将信号转换成与采样时钟同步的1比特信号以输出。此外,该专利文献公开了D型触发器用作量化器。JP2012-527187 W也公开一种德尔塔西格玛调制电路。
日本专利No.4805177描述了一种三值1比特数字放大器,其包括开关单元,该开关单元用于在多个开关上在开和关之间改变,以提供向负载施加正电压的第一状态、不向负载施加电压的第二状态和向负载施加负电压第三状态。
在图4所示的构造中,在反馈路径设置延迟装置12,以执行噪声成形。然而,同时,该构造具有的问题在于反馈路径中的延迟装置12不能够实时地校正输出状态,或者问题在于对延迟装置中产生的失真/噪声分量不执行噪声成形并且这些失真/噪声分量被直接输出。
此外,当德尔塔西格玛调制电路在1比特音频放大器中使用时,脉冲宽度调制(PWM)和脉冲密度调制(PDM)用作用于将输入信号转换成1比特数字信号的系统。当使用适用于输入信号由脉冲密度和频率表示的情况的PDM时,在预定定时插入零电平,以维持脉冲宽度,并且输入信号的电平被确保调制成脉冲的频率。
在日本专利No.4805177中,通过德尔塔西格玛调制产生数字信号并且产生三值1比特信号,但是来自开关电路的输出信号被反馈到该德尔塔西格玛调制电路,并且驱动器电路不被考虑。
本发明的目的是提供用于实时校正输出状态的电路,减小由延迟装置产生的失真/噪声分量的影响,并且还减小驱动器电路的失真。
发明内容
本发明提供一种用于与时钟信号同步地对输入信号进行德尔塔西格玛调制以输出调制信号的信号调制电路,该信号调制电路包括:减法器,该减法器用于计算所述输入信号和反馈信号之间的差;积分器,该积分器用于对来自所述减法器的输出进行积分;量化器,该量化器用于在按照与所述时钟信号同步的定时将零电平插入到由所述积分器积分的信号中的同时,将该信号延迟并且量化;驱动器电路,该驱动器电路用于基于来自所述量化器的信号产生用于驱动负载的驱动信号;以及反馈电路,该反馈电路用于将来自所述驱动器电路的驱动信号反馈到所述输入信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安桥株式会社,未经安桥株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510032815.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:数据压缩方法及装置
- 下一篇:带自校准功能的电容式触摸按键识别装置