[发明专利]一种时钟控制方法及装置有效
| 申请号: | 201510012682.2 | 申请日: | 2015-01-09 |
| 公开(公告)号: | CN104932654B | 公开(公告)日: | 2018-04-13 |
| 发明(设计)人: | 刘蕊丽 | 申请(专利权)人: | 大唐微电子技术有限公司 |
| 主分类号: | G06F1/32 | 分类号: | G06F1/32;G06F1/04 |
| 代理公司: | 北京安信方达知识产权代理有限公司11262 | 代理人: | 李红爽,栗若木 |
| 地址: | 100094*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 时钟 控制 方法 装置 | ||
1.一种芯片时钟控制方法,其特征在于,包括以下步骤:
预先在浅休眠寄存器配置时钟控制策略,所述时钟控制策略包括:业务模块运行状态与CPU时钟、模拟IP控制策略、业务模块时钟状态对照表;
根据休眠模式类型,执行对应的休眠策略;其中,所述休眠模式类型包括:浅休眠模式、深休眠模式;
浅休眠模式启动后,业务模块运行时,时钟控制设备根据从浅休眠寄存器获取的时钟控制策略,关闭浅休眠模式下不工作模拟IP;
业务模块运行完毕后,产生系统级中断信号,触发时钟控制设备根据从浅休眠寄存器获取的时钟控制策略,打开浅休眠模式下关闭的模拟IP;
深休眠模式启动时,时钟控制设备自动执行关闭深休眠模式下不工作模拟IP;外部中断到来时,时钟控制设备自动执行打开深休眠模式下关闭的模拟IP。
2.根据权利要求1所述的方法,其特征在于,所述业务模块包括:算法运算模块、EEPROM/flash写擦操作模块、存储器直接访问操作模块。
3.根据权利要求2所述的方法,其特征在于,关闭浅休眠模式下不工作模拟IP包括:关闭CPU时钟,开启算法运算模块、EEPROM/flash写擦操作模块、存储器直接访问操作模块的时钟。
4.根据权利要求2所述的方法,其特征在于,打开浅休眠模式下关闭的模拟IP包括:关闭算法运算模块、EEPROM/flash写擦操作模块、存储器直接访问操作模块的时钟,开启CPU时钟。
5.根据权利要求2所述的方法,其特征在于,关闭深休眠模式下不工作模拟IP包括:关闭CPU时钟,关闭不工作模拟IP,关闭片上晶振OSC;打开深休眠模式下关闭的模拟IP包括:打开片上晶振OSC,打开关闭的不工作模拟IP,开启CPU时钟;其中,所述不工作模拟IP包括安全IP。
6.一种芯片时钟控制装置,其特征在于,包括休眠模式管理模块、休眠策略执行模块;其中,所述休眠模式管理模块与所述休眠策略执行模块相连;
所述休眠模式管理模块,用于管理浅休眠模式及深休眠模式;预先在浅休眠寄存器配置时钟控制策略,所述时钟控制策略包括:业务模块运行状态与CPU时钟、模拟IP控制策略、业务模块时钟状态对照表;
休眠策略执行模块,用于在浅休眠模式启动后,业务模块运行时,时钟控制设备根据从浅休眠寄存器获取的时钟控制策略,关闭浅休眠模式下不工作模拟IP;
业务模块运行完毕后,产生系统级中断信号,触发时钟控制设备根据从浅休眠寄存器获取的时钟控制策略,打开浅休眠模式下关闭的模拟IP;
休眠策略执行模块,还用于深休眠模式启动时,时钟控制设备自动执行关闭深休眠模式下不工作模拟IP;
休眠策略执行模块,还用于深休眠模式启动后,外部中断到来时,时钟控制设备自动执行打开深休眠模式下关闭的模拟IP。
7.如权利要求6所述的时钟控制装置,其特征在于,
关闭浅休眠模式下不工作模拟IP包括:关闭CPU时钟,开启算法运算模块、EEPROM/flash写擦操作模块、存储器直接访问操作模块的时钟;
打开浅休眠模式下关闭的模拟IP包括:关闭算法运算模块、EEPROM/flash写擦操作模块、存储器直接访问操作模块的时钟,开启CPU时钟。
8.如权利要求6所述的时钟控制装置,其特征在于,
关闭深休眠模式下不工作模拟IP包括:关闭CPU时钟,关闭不工作模拟IP,关闭片上晶振OSC;
打开深休眠模式下关闭的模拟IP包括:打开片上晶振OSC,打开关闭的不工作模拟IP,开启CPU时钟;
其中,所述不工作模拟IP包括安全IP。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于大唐微电子技术有限公司,未经大唐微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510012682.2/1.html,转载请声明来源钻瓜专利网。





