[发明专利]在运行中改变FPGA的信号值有效
| 申请号: | 201480008273.9 | 申请日: | 2014-02-11 |
| 公开(公告)号: | CN104981807B | 公开(公告)日: | 2019-04-23 |
| 发明(设计)人: | H·卡尔特;L·丰克 | 申请(专利权)人: | 帝斯贝思数字信号处理和控制工程有限公司 |
| 主分类号: | G06F17/50 | 分类号: | G06F17/50 |
| 代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 刘盈 |
| 地址: | 德国帕*** | 国省代码: | 德国;DE |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 运行 改变 fpga 信号 | ||
1.用于在运行中改变FPGA(5)的信号值的方法,包括如下步骤:
将具有至少一个信号值的FPGA硬件配置(24)加载到FPGA(5)上,
在FPGA(5)上实施FPGA硬件配置(24),
在控制计算机上设置用于传输至FPGA(5)的至少一个信号值,其中,所述步骤包括提供可用的信号值的列表并且从所述列表中选择信号值,
在所述控制计算机上由所述至少一个信号值确定回写数据,
将所述回写数据作为状态数据写入到所述FPGA(5)的配置存储器(8)中,以及
将状态数据从所述配置存储器(8)传输到所述FPGA(5)的功能层(6)中。
2.根据权利要求1所述的方法,其特征在于,
在将状态数据从所述配置存储器(8)传输到所述FPGA(5)的功能层(6)中之前,该方法包括附加的步骤:
将状态数据从所述FPGA(5)的功能层(6)传输到所述FPGA的配置层(7)中的配置存储器(8)中。
3.根据权利要求1或2所述的方法,其特征在于,
由所述信号值确定回写数据的步骤包括将所述信号值映射到所述回写数据。
4.根据权利要求1或2所述的方法,其特征在于,
将所述回写数据作为状态数据写入到FPGA(5)的配置存储器(8)中的步骤包括确定出所述配置存储器(8)的对于改变所述信号值所需的区域并且将所述配置存储器(8)的所需的区域的状态数据作为回写数据进行写入。
5.根据权利要求1或2所述的方法,其特征在于,将状态数据从所述配置存储器(8)传输到所述FPGA(5)的功能层(6)中的步骤包括确定出所述FPGA(5)的功能层(6)的对于写入所述状态数据所需的部分并且将所述状态数据的所述部分传输到所述功能层(6)中。
6.根据权利要求4所述的方法,其特征在于,将状态数据从所述配置存储器(8)传输到所述FPGA(5)的功能层(6)中的步骤包括确定出所述FPGA(5)的功能层(6)的对于写入所述状态数据所需的部分并且将所述状态数据的所述部分传输到所述功能层(6)中。
7.根据权利要求6所述的方法,其特征在于,
确定出所述配置存储器(8)的对于改变所述信号值所需的区域和/或确定出所述FPGA(5)的功能层(6)的对于写入所述状态数据所需的部分包括通过标识码标识相应的区域。
8.根据权利要求1或2所述的方法,其特征在于,
在所述FPGA(5)上实施FPGA硬件配置(24)的步骤包括将所述硬件配置(24)实施为实时应用,并且在实时应用的运行中执行所述用于改变FPGA(5)的信号值的方法。
9.根据权利要求1或2所述的方法,其特征在于,
将状态数据从所述配置存储器(8)传输到所述FPGA(5)的功能层(6)中的步骤包括将复位信号发送至FPGA(5)。
10.根据权利要求9所述的方法,其特征在于,
将复位信号发送至所述FPGA(5)的步骤包括发送复位信号以用于将状态数据从所述配置存储器(8)部分地传输到所述FPGA(5)的功能层(6)中。
11.用于基于FPGA模型(20)以硬件描述语言执行FPGA构建的方法,所述方法包括如下步骤:
创建具有多个信号值的FPGA硬件配置(24),
在FPGA硬件配置(24)的相邻的区域中设置信号值,
基于FPGA硬件配置(24)针对多个信号值的状态数据确定出配置存储器(8)的存储器位置(9),
创建具有在运行中能访问的和/或能改变的信号值和与之相对应的存储器位置(9)的列表。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于帝斯贝思数字信号处理和控制工程有限公司,未经帝斯贝思数字信号处理和控制工程有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201480008273.9/1.html,转载请声明来源钻瓜专利网。





