[实用新型]便携式低功耗高性能脑电放大器电路有效
| 申请号: | 201420757563.0 | 申请日: | 2014-12-05 |
| 公开(公告)号: | CN204258744U | 公开(公告)日: | 2015-04-08 |
| 发明(设计)人: | 孙广金;丁成义;任立恒;王宁;刘学文;王江泉 | 申请(专利权)人: | 中原电子技术研究所(中国电子科技集团公司第二十七研究所) |
| 主分类号: | H03F3/45 | 分类号: | H03F3/45 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 450000 *** | 国省代码: | 河南;41 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 便携式 功耗 性能 放大器 电路 | ||
1.便携式低功耗高性能脑电放大器电路,包括预处理电路、集成模拟前端、信号处理与控制模块和WIFI模块,其特征在于,所述预处理电路联接集成模拟前端,集成模拟前端联接信号处理与控制模块,信号处理与控制模块联接WIFI模块。
2.根据权利要求1所述的便携式低功耗高性能脑电放大器电路,其特征在于,所述的预处理电路,为缓冲与低通滤波电路,包括精密运算放大器AD8639、电阻R和电容C,电极接口连接精密运算放大器AD8639的同向输入端,精密运算放大器AD8639的反向输入端连接精密运算放大器AD8639的输出端,精密运算放大器AD8639的输出端还连接电阻R的一端,电阻R的另一端连接电容C的一端,电容C的另一端接地GND,电阻R的另一端为出线端AIN/P(N)。
3.根据权利要求1所述的便携式低功耗高性能脑电放大器电路,其特征在于,所述集成模拟前端,包括第一芯片ADS1299、第二芯片ADS1299和DSP处理器,所述第一芯片ADS1299与第二芯片ADS1299按菊花链式联接成16导放大器,所述第一芯片ADS1299的START引脚、CLK引脚、CS-1引脚、SCLK引脚和DIN引脚分别连接第二芯片ADS1299的START引脚、CLK引脚、CS-1引脚、SCLK引脚和DIN引脚,第一芯片ADS1299的DAISY-IN0引脚连接第二芯片ADS1299的DOUT1引脚,第一芯片ADS1299的START引脚和CLK引脚出线端分别为START(1)和CLK,第一芯片ADS1299的DRDY-1引脚连接DSP处理器的INT-1引脚,第一芯片ADS1299的DOUT0引脚连接DSP处理器的MISO引脚,DSP处理器的GPO引脚、SCLK引脚和MOSI引脚分别连接第一芯片ADS1299的CS-1引脚、SCLK引脚和DIN引脚,第二芯片ADS1299的DAISY-IN1引脚为出线端O。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中原电子技术研究所(中国电子科技集团公司第二十七研究所),未经中原电子技术研究所(中国电子科技集团公司第二十七研究所)许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201420757563.0/1.html,转载请声明来源钻瓜专利网。





