[实用新型]移位寄存器单元、栅极驱动电路及显示装置有效

专利信息
申请号: 201420680301.9 申请日: 2014-11-07
公开(公告)号: CN204102544U 公开(公告)日: 2015-01-14
发明(设计)人: 张元波;韩承佑;林允植 申请(专利权)人: 京东方科技集团股份有限公司
主分类号: G09G3/36 分类号: G09G3/36;G11C19/28
代理公司: 北京天昊联合知识产权代理有限公司 11112 代理人: 柴亮;张天舒
地址: 100015 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 移位寄存器 单元 栅极 驱动 电路 显示装置
【说明书】:

技术领域

实用新型属于显示技术领域,具体涉及一种移位寄存器单元、栅极驱动电路及显示装置。

背景技术

TFT-LCD(Thin Film Transistor-Liquid Crystal Display,薄膜晶体管液晶显示装置)实现一帧画面显示的基本原理是通过栅极(gate)驱动从上到下依次对每一行像素输入一定宽度的方波进行选通,再通过源极(source)驱动每一行像素所需的信号依次从上往下输出。目前制造这样一种结构的显示器件通常是栅极驱动电路和源极驱动电路通过COF(Chip On Film,覆晶薄膜)或COG(Chip On Glass,芯片直接固定在玻璃上)工艺制作在玻璃面板上的,但是当分辨率较高时,栅极驱动电路和源极驱动电路的输出均较多,驱动电路的长度也将增大,这将不利于模组驱动电路的压焊(Bonding)工艺。

为了克服以上问题,现有显示器件的制造采用GOA(Gate Drive On Array)电路的设计,相比现有的COF或COG工艺,其不仅节约了成本,而且可以做到面板两边对称的美观设计,同时也可省去栅极驱动电路的Bonding区域以及外围布线空间,从而实现了显示装置窄边框的设计,提高了显示装置的产能和良率。但是现有的GOA电路的设计也存在着一定的问题,如图1所示,现有的GOA电路中的薄膜晶体管管(TFT)的个数较多,故占用空间较大,现有电路只能通过第四晶体管M4对信号输出端OUTPUT进行放电,因此第四晶体管M4的尺寸很大,占用空间较大,而且第四晶体管M4的控制极电压作为该移位寄存器单元下面某级移位寄存器单元的输出,因此第四晶体管M4的控制极电压值为输出电压的高电平,但是由于该高电平并不够高,故第四晶体管M4的尺寸需要比较大,才能保证输出延迟在正常工作的范围内,从而导致GOA电路的占用空间较大。

实用新型内容

本实用新型所要解决的技术问题包括,针对现有的移位寄存器单元存在的上述问题,提供一种结构简单的移位寄存器、栅极驱动电路及显示装置。

解决本实用新型技术问题所采用的技术方案是一种移位寄存器包括:输入模块、上拉模块、下拉控制模块、下拉模块、复位模块以及放电模块;

所述输入模块,连接信号输入端、复位模块以及上拉控制节点,用于根据信号输入端输入的信号控制上拉控制节点的电位,所述上拉控制节点为所述输入模块与所述上拉模块的连接点;

所述上拉模块,连接所述上拉控制节点、第一时钟信号端口以及信号输出端,用于根据所述上拉控制节点的电位和所述第一时钟信号端口输入的时钟信号的控制将信号输出端输出的信号上拉为高电平;

所述下拉控制模块,连接所述下拉控制节点、上拉控制节点以及第二时钟信号端口,用于根据上拉控制节点的电平控制下拉模块的开启,所述下拉控制节点为所述下拉控制模块与下拉模块的连接点;

所述下拉模块,连接下拉控制节点和低电平信号,用于在所述下拉模块开启时,通过所述低电平信号将所述信号输出端输出的信号下拉为低电平;

所述放电模块包括放电电容,所述放电电容的第一端连接存上拉模块和上拉控制节点,第二端连接输出信号复位输入端,用于根据所述输出信号复位输入端输入的信号控制放电电容维持上拉控制节点的电位,所述信号输出端通过上拉模块和放电电容进行放电;

所述复位模块,连接复位信号输入端和上拉控制节点,用于通过上拉复位信号输入端输入的信号将上拉控制节点的电平拉低。

本实用新型的因为寄存器单元的放电模块采用放电电容,其晶体管的个数较现有技术中要少,故其结构简单,功耗较小,减缓延迟问题。

优选的是,所述输入模块包括第一晶体管;

所述第一晶体管的第一极连接其控制极和信号输入端,第二极连接上拉控制节点和所述复位模块。

进一步优选的是,上拉模块包括第二晶体管和存储电容;

所述第二晶体管的第一极连接第一时钟信号端口,第二极连接存储电容的第二端和信号输出端,控制极连接上拉控制节点;

所述存储电容的第一端连接上拉控制节点和放电电容的第一端。

更进一步优选的是,所述下拉控制模块包括第三晶体管和第四晶体管;

所述第三晶体管的第一极连接其控制极和第四晶体管的第二极,第二极连接第四晶体管的控制极和下拉控制模块,控制极连接第二时钟信号端口;

所述第四晶体管的第一极连接下拉控制节点。

更进一步优选的是,所述下拉模块包括第五晶体管和第六晶体管;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201420680301.9/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top