[实用新型]一种聚合酶链式反应基因扩展仪的校准系统有效
申请号: | 201420663646.3 | 申请日: | 2014-11-07 |
公开(公告)号: | CN204241952U | 公开(公告)日: | 2015-04-01 |
发明(设计)人: | 黄志凡;李向召;李名兆;罗远;罗文怀;曾宏勋 | 申请(专利权)人: | 深圳市计量质量检测研究院 |
主分类号: | G05B23/02 | 分类号: | G05B23/02;C12M1/38;C12M1/34 |
代理公司: | 深圳市科吉华烽知识产权事务所(普通合伙) 44248 | 代理人: | 胡吉科;孙伟 |
地址: | 518000 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 聚合 链式反应 基因 扩展 校准 系统 | ||
1.一种聚合酶链式反应基因扩展仪的校准系统,其特征在于,该校准系统包括ADC温度采集电路、IIC存储电路、SD卡存储电路、实时时钟电路、电源电路、通信电路及微处理器电路,所述ADC温度采集电路输出端连接所述微处理器电路输入端,所述实时时钟电路输出端连接所述微处理器电路输入端,所述微处理器电路分别连接所述IIC存储电路及SD卡存储电路,所述微处理器电路连接所述通信电路双向通信,所述通信电路分别与所述ADC温度采集电路、IIC存储电路、SD卡存储电路、实时时钟电路及微处理器电路电性连接,所述SD卡存储电路中采用耐高温的SD卡,所述电源电路分别电性连接所述ADC温度采集电路、IIC存储电路、SD卡存储电路、实时时钟电路、通信电路及微处理器电路;所述ADC温度采集电路,用于采集设备内的温度,并将采集的温度传输给所述微处理器电路;所述IIC存储电路,用于接收微处理器电路分析好的温度采集数据进行存储、对设备进行温度的校准及温度校准数据的备份;所述SD卡存储电路,用于接收微处理器电路将分析、处理、计算的温度数据、并将温度数据以文件的形式存储;所述实时时钟电路,用于为校准系统提供一个持续可靠的时间数据、为文件系统提供一个正确的时间截;所述通信电路,用于支持校准系统与上位机数据通信,利用数据通信线路为校准系统进行外接电源供电;电源电路,用于为校准系统提供持续、稳定、可靠的电能;微处理器电路,用于对接收的温度数据进行分析、处理、计算,将处理过的温度数据发送给IIC存储电路、SD卡存储电路进行数据存储,并且可以通过通信电路对上位机进行数据传输。
2.根据权利要求1所述的校准系统,其特征在于,所述ADC温度采集电路包括温度采集单元,所述温度采集单元包括控制芯片U1、温度采集探头PR1、温度采集探头PR2、温度采集探头PR3、温度采集探头PR4、电容C1、电解电容C3、电解电容C4、电容C5及电阻R3,所述控制芯片U1的AVDD脚分别连接电源DVCC及所述电容C3的一端,所述控制芯片U1的DVDD脚分别连接所述电源DVCC及所述电容C5的一端,所述控制芯片U1的AIN0/IEXC脚连接所述温度采集探头PR2的一端,所述温度采集探头PR2的另一端连接所述控制芯片U1的AIN1/IEXC脚,所述温度采集探头PR1的一端连接所述控制芯片U1的AIN2/IEXC/GPIO2脚,所述温度采集探头PR1的另一端连接所述控制芯片U1的AIN3/IEXC/GPIO3脚,所述温度采集探头PR3的一端连接所述控制芯片U1的AIN4/IEXC/GPIO4脚,所述温度采集探头PR3的另一端连接所述控制芯片U1的AIN5/IEXC/GPIO5脚,所述温度采集探头PR4的一端连接所述控制芯片U1的AIN6/IEXC/GPIO6脚,所述温度采集探头PR4的另一端连接所述控制芯片U1的AIN7/IEXC/GPIO7脚,所述电解电容C1与所述电阻R3并联后一端连接所述控制芯片U1的REFN1脚及接地,所述电解电容C1与所述电阻R3并联后另一端与所述控制芯片U1的REFP1分别连接所述控制芯片U1的AIN1/IEXC、AIN3/IEXC/GPIO3、AIN5/IEXC/GPIO5及AIN7/IEXC/GPIO7脚,所述控制芯片U1的VREFOUT脚经所述电解电容C4接地,所述控制芯片U1的START脚接电源DVCC,所述控制芯片U1的CS、VREFCOM、CLK、DGND、AVSS脚及电容C5、电容C3的另一端接地。
3.根据权利要求2所述的校准系统,其特征在于,所述温度采集单元为四个。
4.根据权利要求2所述的校准系统,其特征在于,所述IIC存储电路包括IIC存储单元,所述IIC存储单元包括存储芯片U9、电容C43及贴片排阻R2,所述存储芯片U9的VCC脚分别连接电源DVCC及所述电容C43的一端,所述存储芯片U9的WP脚连接所述贴片排阻R2的第七脚,所述存储芯片U9的SCL脚连接所述贴片排阻R2的第六脚,所述存储芯片U9的SDA脚连接所述贴片排阻R2的第五脚,所述贴片排阻R2的第一、二、三、四脚分别连接电源DVCC,所述存储芯片U9的NC、A1、A2、GND脚及电容C43的另一端接地。
5.根据权利要求4所述的校准系统,其特征在于,所述IIC存储单元为两个。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市计量质量检测研究院,未经深圳市计量质量检测研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201420663646.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:基于PC104和ARM的船舶自航控制装置
- 下一篇:智能家居全宅系统