[实用新型]一种单线制串行通讯接口电路有效

专利信息
申请号: 201420630133.2 申请日: 2014-10-28
公开(公告)号: CN204190740U 公开(公告)日: 2015-03-04
发明(设计)人: 田军;周波岐 申请(专利权)人: 陕西千山航空电子有限责任公司
主分类号: H03K19/0175 分类号: H03K19/0175
代理公司: 中国航空专利中心 11008 代理人: 张奕轩
地址: 710065 陕西*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 单线 串行 通讯 接口 电路
【说明书】:

技术领域

本实用新型属于航空电子技术领域,涉及到记录器独立电源系统,特别是涉及一种单线制串行通讯接口电路。

背景技术

记录器独立电源系统中,根据ARINC777中对连接器针脚的定义,只有一个引脚未使用,可以作为维护接口。为使用独立电源中的处理器串口(2根线)与地面维护设备进行通讯,因此需要将两线制双工串行接口改造成单线制半双工接口。

现有的半双工通讯技术,如RS485半双工通讯,一般采用差分线对的方式,需要2根线,且其收发需要通过处理器控制,一旦处理器异常,则会出现双方同时发送的情况,导致接口损坏。

发明内容

发明目的:本实用新型的目的是设计一种单线制串行通讯接口电路,可以实现串口的半双工通讯。

技术方案:一种单线制串行通讯接口电路,包括接收驱动电路1和发送驱动电路2组成,其中接收驱动电路1的输入端与发送驱动电路2的输出端连接到一起,所述接收驱动电路1包括:隔离二极管11、第一上拉电阻12、第二上拉电阻13、第三上拉电阻14、第一驱动晶体管15、第二驱动晶体管16,其中,隔离二极管11的阴极作为接收驱动电路1的输入端,其阳极连接到第一驱动晶体管15的栅极,并通过第一上拉电阻12连接到电源,第一驱动晶体管15的漏极接第二驱动晶体管16的栅极,并通过第二上拉电阻13连接到电源,第二驱动晶体管16的漏极作为接收驱动电路1的输出,并通过第三上拉电阻14连接到电源,第一驱动晶体管15和第二驱动晶体管16的源极接地,所述发送驱动电路2包括:第四上拉电阻21、第五上拉电阻22、第三驱动晶体管23、第四驱动晶体管24,其中第四驱动晶体管24的栅极作为发送驱动电路2的输入端,并通过第五上拉电阻22连接到电源,第四驱动晶体管24的漏极连接到第三驱动晶体管23的栅极,并通过第四上拉电阻21连接到电源,第三驱动晶体管23漏极作为发送驱动电路2的输出,第四驱动晶体管24和第三驱动晶体管23的源极接地。

有益效果:本实用新型所示单线制串行通讯接口电路,产生如下有益效果:利用ARINC777对独立电源连接器引脚规定中仅剩的一根引脚,实现了独立电源的维护通讯接口;由于采用了漏极开路输出方式,避免通讯过程中双方同时发送数据时烧毁接口电路的情况;对信号输入采用了隔离二极管,在双方通讯接口的工作电压不相同的情况下,也可以正常使用。

附图说明

图1为本实用新型电路原理框图。

其中,1接收驱动电路,11隔离二极管,12第一上拉电阻,13第二上拉电阻,14第三上拉电阻,15第一驱动晶体管,16第二驱动晶体管,2发送驱动电路,21第四上拉电阻,22第五上拉电阻,23第三驱动晶体管,24第四驱动晶体管

具体实施方式

本实用新型将通讯接口的输出改造为漏极开路输出方式,输入接口改为电阻上拉的输入方式,然后将将通讯接口的输入和输出短接,将串口的收发接口合为一根线。

下面结合附图对发明的一种实施例做进一步详细描述,请参阅图1。

一种单线制串行通讯接口电路,包括接收驱动电路1和发送驱动电路2组成,其中接收驱动电路1的输入端与发送驱动电路2的输出端连接到一起,所述接收驱动电路1包括:隔离二极管11、第一上拉电阻12、第二上拉电阻13、第三上拉电阻14、第一驱动晶体管15、第二驱动晶体管16,其中,隔离二极管11的阴极作为接收驱动电路1的输入端,其阳极连接到第一驱动晶体管15的栅极,并通过第一上拉电阻12连接到电源,第一驱动晶体管15的漏极接第二驱动晶体管16的栅极,并通过第二上拉电阻13连接到电源,第二驱动晶体管16的漏极作为接收驱动电路1的输出,并通过第三上拉电阻14连接到电源,第一驱动晶体管15和第二驱动晶体管16的源极接地,所述发送驱动电路2包括:第四上拉电阻21、第五上拉电阻22、第三驱动晶体管23、第四驱动晶体管24,其中第四驱动晶体管24的栅极作为发送驱动电路2的输入端,并通过第五上拉电阻22连接到电源,第四驱动晶体管24的漏极连接到第三驱动晶体管23的栅极,并通过第四上拉电阻21连接到电源,第三驱动晶体管23漏极作为发送驱动电路2的输出,第四驱动晶体管24和第三驱动晶体管23的源极接地。

参阅图1,按图1实现单线制串行通讯接口电路。其中RXD和TXD分别接单片机或其它串行协议电路的RXD和TXD。使用时,需设置总线空闲为高电平,即单片机或其它串行协议电路的TXD空闲时需设置为高电平方可正常通讯。上拉电阻典型值为4.7k,如果通讯速率较高,则适当降低上拉电阻值,否则可适当增大上拉电阻值,以降低功耗。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于陕西千山航空电子有限责任公司,未经陕西千山航空电子有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201420630133.2/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top