[实用新型]一种改进型电波闹钟有效
| 申请号: | 201420429053.0 | 申请日: | 2014-07-31 |
| 公开(公告)号: | CN204129450U | 公开(公告)日: | 2015-01-28 |
| 发明(设计)人: | 吴晓霖;吴夏萌;蔡跃辉;林坚 | 申请(专利权)人: | 福建省昇邦电子科技有限公司 |
| 主分类号: | G04R20/00 | 分类号: | G04R20/00;G04R20/08 |
| 代理公司: | 泉州市文华专利代理有限公司 35205 | 代理人: | 陈雪莹 |
| 地址: | 362700 福建*** | 国省代码: | 福建;35 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 改进型 电波 闹钟 | ||
技术领域
本实用新型涉及一种电波钟,具体是指一种改进型电波闹钟。
背景技术
随着人们生活水平不断的提高,日常生活与工业领域对时间精度统一度要求越来越高,逐渐成为主流产品的电波钟受到大众的青睐。电波钟是加了接收无线电长波信号、数据处理、自动校正的功能结构,通过接收地面发射站以长波发送的标准时间信号,经数据处理器处理,即可自动校正石英电子钟表的走时误差,使每只电波钟的走时都受统一精确的时码控制,从而实现了所有电波钟高精度的计量时间和显示时间的一致性。电波闹钟是电波钟的一种,目前电波挂钟均为单频电波钟,只能按产品选定的固定电波信号频率进行信号接收,而无法根据环境自动选择环境的频率,无法满足使用需求。另电波闹钟目前皆设有时、分、秒三针型,须设置双马达结构,存在耗电大、噪音大缺陷。
实用新型内容
本实用新型的目的在于提供一种改进型电波闹钟,具有双频、耗电小、噪音小的实用性特点。
为了达成上述目的,本实用新型的解决方案是:
一种改进型电波闹钟,包括双频电波机芯,该双频电波机芯主要包括主控电路、与该主控电路相连接的接收电路和马达驱动电路;所述接收电路主要设有芯片U1,电感L,晶振X1、X2,及电容C1、C2、C3、C4;芯片U1设有与所述主控电路相连接的控制输入端和信号输出端,还设有第一、第二、第三晶振端和第一、第二、第三工作端,所述晶振X1、X2分别连接在第一、第二晶振端间和第一、第三晶振端间,所述电感L及电容C1、C2三者并联后连接在第一、第二工作端间,所述电容C3、C4相互并联后连接 在第一、第三工作端间;马达驱动电路主要设有芯片U2,电容C9和马达M,芯片U2设有与所述主控电路相连接的控制端,还设有第一、第二连接端,电容C9和马达M相互并联后连接在第一、第二连接端间,马达M的输出端传动连接闹钟的时针和分针。
采用上述方案后,本新型相对于现有技术的有益效果在于:本新型电波闹钟的接收电路设有双频模式,第一频率模式对应由芯片U1的第一、第三晶振端,以及第一、第三工作端接通开始工作,第二频率模式对应由芯片U1的第一、第三晶振端,以及第一、第三工作端接通开始工作。工作时,经接收电路初步整理的电波信号由信号输出端输入主控电路,主控电路分析处理后,确认环境频率模式,再选择相应的输出控制接收电路工作,开启双频模式中的相对应一频率模式,实现自动选频工作。再有,闹钟采用时、分两针型,只设置单马达M驱动,缩小闹钟外形体积,更主要是带来耗电小、噪音小特点。
附图说明
图1是本新型双频电波钟机芯的电路原理图;
图2是本新型接收电路的电路图;
图3是本新型马达驱动电路的电路图。
具体实施方式
下面结合附图和具体实施方式对本案作进一步详细的说明。
本案涉及一种改进型电波闹钟,包括双频电波机芯,如图1所示,该双频电波机芯主要包括主控电路1、与该主控电路1相连接的马达驱动电路2和接收电路3。
如图2所示,接收电路3(RCC电路)主要设有芯片U1,电感L,晶振X1、X2,及电容C1、C2、C3、C4;芯片U1设有与主控电路1相连接的控制输入端(脚7/10/11)和信号输出端(脚8)。芯片U1还设有第一、第二、第三晶振端(对应脚5、脚2、脚3)和第一、第二、第三工作端(对应脚 13、脚14、脚15)。晶振X1连接在第一晶振端(脚5)和第二晶振端(脚2)间,晶振X2连接在第一晶振端(脚5)和第三晶振端(脚3)间。电感L及电容C1、C2三者并联后连接在第一工作端(脚13)和第二工作端(脚14)间,电容C3、C4相互并联后连接在第一工作端(脚13)和第三工作端(脚15)间。芯片U1的脚6连接电容C5后接地,脚16接地,脚9连接电容C6后接地。芯片U1的脚1连接电阻R后接VDD,并且脚1连接相互并联的电容C7、C8后接地。
如图3所示,马达驱动电路主要设有芯片U2,电容C9和马达M,芯片U2设有与主控电路1相连接的控制端(脚1/2/13/14),还设有第一、第二连接端(对应脚8、脚9),电容C9和马达M相互并联后连接在第一连接端(脚8)和第二连接端(脚9)间,马达M的输出端传动连接闹钟的时针和分针(图中未示出)。芯片U2的脚7和脚12分别接地和接VDD。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福建省昇邦电子科技有限公司,未经福建省昇邦电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201420429053.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:激光器控制IO接口
- 下一篇:一种利用超声波干扰技术实现全息投影的系统





