[实用新型]一种非易失性布尔逻辑运算电路有效
申请号: | 201420332596.0 | 申请日: | 2014-06-20 |
公开(公告)号: | CN203942512U | 公开(公告)日: | 2014-11-12 |
发明(设计)人: | 缪向水;周亚雄;李祎;孙华军 | 申请(专利权)人: | 华中科技大学 |
主分类号: | H03K19/173 | 分类号: | H03K19/173 |
代理公司: | 华中科技大学专利中心 42201 | 代理人: | 廖盈春 |
地址: | 430074 湖北*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 非易失性 布尔 逻辑运算 电路 | ||
1.一种非易失性布尔逻辑运算电路,其具有两个输入端和一个输出端,其特征在于,包括第一阻变元件M1和第二阻变元件M2;
所述第一阻变元件M1的负极(511)作为逻辑运算电路的第一输入端,所述第二阻变元件M2的负极(521)作为逻辑运算电路的第二输入端,所述第二阻变元件M2的正极(522)与所述第一阻变元件M1的正极(512)连接后作为所述逻辑运算电路的输出端。
2.如权利要求1所述的非易失性布尔逻辑运算电路,其特征在于,非易失性布尔逻辑运算电路运算结果表达式为其中A为第一输入端输入的信号,B为第二输入端输入的信号,W为初始化的写入方向,R为逻辑运算结果的读出方向。
3.如权利要求1或2所述的非易失性布尔逻辑运算电路,其特征在于,所述第一阻变元件和第二阻变元件为忆阻器。
4.一种非易失性布尔逻辑运算电路,其具有两个输入端和一个输出端,其特征在于,包括第三阻变元件M3和第四阻变元件M4;
所述第三阻变元件M3的正极(712)作为逻辑运算电路的第一输入端,所述第四阻变元件M4的正极(722)作为逻辑运算电路的第二输入端,所述第四阻变元件M4的负极(721)与所述第三阻变元件M3的负极(711)连接后作为所述逻辑运算电路的输出端。
5.如权利要求4所述的非易失性布尔逻辑运算电路,其特征在于,非易失性布尔逻辑运算电路运算结果表达式为其中D为第三输入端输入的信号,E为第四输入端输入的信号,W为初始化的写入方向,R为逻辑运算结果的读出方向。
6.如权利要求4所述的非易失性布尔逻辑运算电路,其特征在于,所述第一阻变元件和第二阻变元件为忆阻器。
7.一种非易失性布尔逻辑运算电路,其具有两个输入端和一个输出端,其特征在于,包括:第五阻变元件M5、第六阻变元件M6、第一电阻R1、第一开关元件S1和第一电压转换器;
所述第五阻变元件M5的负极(911)作为逻辑运算电路的第一输入端,所述第六阻变元件M6的负极(921)作为逻辑运算电路的第二输入端,所述第六阻变元件M6的正极(922)和所述第五阻变元件M5的正极(912)连接后与所述第一开关元件的第一端相连;第一开关元件的第二端通过所述第一电阻R1接地,第一电压转换器的第一端与所述第一开关元件的第二端相连,第一电压转换器的第二端作为逻辑运算电路的输出端;逻辑电路的第一输入端和第二输入端用于输入信号;逻辑电路的输出端用于输出信号。
8.如权利要求7所述的非易失性布尔逻辑运算电路,其特征在于,所述第一电压转换器的阈值为R/(R+Rl)Vr到R/(R+Rh)Vr之间的一个值,其中,R为所述第一电阻的阻值,Rl为所述阻变元件低阻时的阻值,Rh为所述阻变元件高阻时的阻值,Vr为读电压的大小。
9.如权利要求7所述的非易失性布尔逻辑运算电路,其特征在于,所述第一开关元件S1为第一压控开关;所述第一电压转换器包括第二压控开关和第三压控开关;所述第一压控开关为高电平导通且低电平关断的开关元件;所述第二压控开关为高电平导通且低电平关断的开关元件;所述第三压控开关为低电平导通且高电平关断的开关元件。
10.如权利要求7所述的非易失性布尔逻辑电路,其特征在于,所述第一压控开关和所述第二压控开关为N型场效应晶体管,所述第三压控开关为P型场效应晶体管。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华中科技大学,未经华中科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201420332596.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:超高速光纤无线MIMO传输系统
- 下一篇:一种LTE高效射频功率放大器