[实用新型]带隙基准电压电路有效
申请号: | 201420250765.6 | 申请日: | 2014-05-15 |
公开(公告)号: | CN203930562U | 公开(公告)日: | 2014-11-05 |
发明(设计)人: | 王钊 | 申请(专利权)人: | 无锡中星微电子有限公司 |
主分类号: | G05F1/56 | 分类号: | G05F1/56 |
代理公司: | 无锡互维知识产权代理有限公司 32236 | 代理人: | 庞聪雅 |
地址: | 214028 江苏省无锡市新*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基准 电压 电路 | ||
【技术领域】
本实用新型涉及电路设计领域,特别涉及一种带隙基准(Bandgap Reference)电压电路。
【背景技术】
带隙基准电压电路可以在温度变化环境中提供稳定的参考电压,故其广泛应用于电源调节器、A/D(Analog to Digital)和D/A(Digital to Analog)转换器等电路中。
请参考图1所示,其为现有技术中的一种带隙基准电压电路的电路示意图。该带隙基准电压电路包括电阻R1、R2和R3,PNP(Positive-Negative-Positive)双极型晶体管Q1和Q2,运算放大器OP以及基准电压输出端VBG。电阻R1、电阻R3和双极型晶体管Q1依次串联于基准电压输出端VBG与接地端GND之间;电阻R2和双极型晶体管Q2依次串联于基准电压输出端VBG与接地端GND之间:运算放大器OP的负相输入端与电阻R1和电阻R3之间的连接节点VN相连,其正相输入端与电阻R2和双极型晶体管Q2之间的连接节点VP相连,其输出端与基准电压输出端VBG相连,其中,双极型晶体管Q1的基极与其集电极相连,双极型晶体管Q2的基极与其集电极相连,在电路稳定时,其输出端输出较准确的带隙基准电压VBG。
图1中,双极型晶体管Q1的基极-发射极电压Vbe1和双极型晶体管Q2的基极-发射极电压Vbe2都为负温度系数,两者之差Vbe2-Vbe1为正温度系数;由于运算放大器OP调整使得节点VP的电压等于节点VN的电压,因此,电阻R3上的电压降VR3=Vbe2-Vbe1;因为电阻R1的电流等于电阻R3的电流,所以,电阻R1上的压降VR1=(Vbe2-Vbe1).R1/R3,为正温度系数电压,其中,电阻R1和R3采用相同类型电阻,其温度系数相同,从而使R1/R3不随温度变化。这样,带隙基准电压VBG=(Vbe2-Vbe1).R1/R3+Vbe2,通过设计合适的电阻R1与电阻R3的比值R1/R3,就可以实现(Vbe2-Vbe1)的正温度系数部分和Vbe2的负温度系数部分相互补偿,从而实现温度系数较小的带隙基准电压VBG。
上述分析为理想情况,未考虑运算放大器OP的输入失调问题,即在实际大量生产中,由于运算放大器OP的内部器件在加工过程中存在不一致的现象,导致实际不同芯片间运算放大器OP的正相输入端与负相输入端的电压存在一定差异,该差异会影响带隙基准电压VBG的精度。
因此,有必要提供一种改进的技术方案来克服上述问题。
【实用新型内容】
本实用新型的目的在于提供一种带隙基准电压电路,其可以提高其输出的带隙基准电压VBG的精度。
为了解决上述问题,本实用新型提供一种带隙基准电压电路,其包括带隙基准电压产生单元、误差补偿单元、稳压电容和基准电压输出端。所述稳压电容的一端与基准电压输出端相连,另一端与接地端相连。所述带隙基准电压产生单元包括第一电阻、第二电阻和第三电阻,第一双极型晶体管和第二双极型晶体管,以及运算放大器,第一电阻、第三电阻和第一双极型晶体管依次串联于所述运算放大器的输出端与接地端之间;第二电阻和第二双极型晶体管依次串联于所述运算放大器的输出端与接地端之间;运算放大器的第一输入端与第一电阻和第三电阻之间的连接节点相连,其第二输入端与第二电阻和第二双极型晶体管之间的连接节点相连;第一双极型晶体管的基极与其集电极相连,第二双极型晶体管的基极与其集电极相连。所述误差补偿单元包括n个开关/电容组合模块,每个开关/电容组合模块都包括第一开关、第二开关、第三开关、第四开关和补偿电容,第一开关、补偿电容和第四开关依次串联于运算放大器的第二输入端与第一输入端之间,第二开关的第一个连接端与第一开关和补偿电容之间的连接节点相连,第三开关的第一个连接端与第四开关和补偿电容之间的连接节点相连;第N开关/电容组合模块中的第二开关的第二个连接端与其相邻的第N+1开关/电容组合模块中的第三开关的第二个连接端相连,且第1开关/电容组合模块中的第三开关的第二连接端与所述运算放大器的输出端相连,第n开关/电容组合模块中的第二开关的第二连接端与所述基准电压输出端相连,N为该开关/电容组合模块的序列数,其中,1≤N<n,且N和n都为自然数。
进一步的,第一开关和第四开关的控制端都与第一时钟信号相连,第二开关和第三开关的控制端都与第二时钟信号相连,当第一时钟信号控制n个第一开关和n个第四开关导通时,第二时钟信号控制n个第二开关和n个第三开关关断;当第一时钟信号控制n个第一开关和n个第四开关关断时,第二时钟信号控制n个第二开关和n个第三开关导通。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡中星微电子有限公司,未经无锡中星微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201420250765.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:车轮喷涂中心孔防护装置
- 下一篇:一种印刷电路板丝印用的百用钉床定位板