[发明专利]一种基于外设模块的微控制器系统的唤醒方法及外设模块有效
| 申请号: | 201410828154.X | 申请日: | 2014-12-26 |
| 公开(公告)号: | CN104516296A | 公开(公告)日: | 2015-04-15 |
| 发明(设计)人: | 刘洋;李宝魁 | 申请(专利权)人: | 北京兆易创新科技股份有限公司 |
| 主分类号: | G05B19/042 | 分类号: | G05B19/042 |
| 代理公司: | 北京品源专利代理有限公司 11332 | 代理人: | 胡彬;邓猛烈 |
| 地址: | 100083 北京市海淀*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 基于 外设 模块 控制器 系统 唤醒 方法 | ||
技术领域
本发明涉及电子电路技术领域,尤其涉及一种基于外设模块的微控制器系统的唤醒方法及外设模块。
背景技术
微控制器系统在应用中功耗是一个关心的重要问题。通常用户在使用过程中,为了降低系统的功耗,会将系统配置并完成发送功能后使其进入到低功耗模式,而低功耗模式会通过关闭时钟的手段来让系统功耗达到最低。在低功耗模式下,如果外设总线在工作,那么就有可能错误的唤醒微控制器系统使其退出低功耗模式或者丢失发送给该设备的数据。
近年来,随着移动便携设备的大量应用,如何尽可能的降低设备的待机功耗一直是各厂商追求的方向。在待机的低功耗模式下,大部分功能的时钟都是处于关闭状态,诚然这可以带来更低的功耗,但如果不加区别的在低功耗模式下关闭时钟以降低功耗,则有可能错过外设总线的有效数据信息,导致接收功能异常。但是设备作为被动接受设备的时候,由于外设总线何时发出有效数据内容是未知的,采取常开时钟的方式固然可以正确接收到数据,但功耗却会增大很多。
低功耗模式下唤醒微控制器系统的方式多种多样,但大多是基于外部信号的电平或者边沿变化的电路,一旦检测到有效信号,就会唤醒系统。这种唤醒系统的方法在总线有干扰或者目标设备非本设备的时候往往会导致错误的唤醒功能,让系统处于较高功耗的运行状态,通常对于总线型拓扑方式的设备连接方式最为明显。
发明内容
本发明的目的在于提出一种基于外设模块的微控制器系统的唤醒方法及外设模块,该唤醒方法能够解决现有唤醒技术中会导致错误的唤醒使系统处于较高功耗的运行状态的问题。
为达此目的,本发明采用以下技术方案:
第一方面,本发明公开了一种基于外设模块的微控制器系统的唤醒方法,包括:
在低功耗模式下,判断外设总线传输的信号是否是有效信号,如果所述外设总线传输的信号是有效信号,则打开门控时钟电路,以产生低频时钟信号;
接收当前信号,并对所述当前信号进行检测,如果检测到所述当前信号为发送给该外设模块的有效信号,则执行下一步;
判断所述当前信号是否符合唤醒条件,如果所述当前信号符合所述唤醒条件,则产生唤醒中断,唤醒微控制器系统。
进一步地,还包括:
如果检测到所述当前信号为无效的串扰信号或并非发送给该外设模块的有效信号,则关闭所述门控时钟电路。
进一步地,所述在低功耗模式下,判断外设总线传输的信号是否是有效信号之前,所述方法还包括:
在系统运行模式下,判断是否接收到进入所述低功耗模式的指令;若是,则关闭所述低频时钟信号,若否,则继续系统运行模式。
第二方面,本发明公开了一种外设模块,所述外设模块能够实现上述任一所述的唤醒方法,包括:
有效电平侦测电路、门控时钟电路、信号检测电路和唤醒判断电路,
所述有效电平侦测电路与所述门控时钟电路连接,所述信号检测电路与所述唤醒判断电路连接;
所述有效电平侦测电路用于在低功耗模式下,判断外设总线传输的信号是否是有效信号,如果所述外设总线传输的信号是有效信号,则打开门控时钟电路,以产生低频时钟信号;
所述信号检测电路用于接收当前信号,并对所述当前信号进行检测,如果检测到所述当前信号为发送给该外设模块的有效信号,则将所述当前信号输入到所述唤醒判断电路中;
所述唤醒判断电路用于判断所述当前信号是否符合唤醒条件,如果所述当前信号符合所述唤醒条件,则产生唤醒中断,唤醒微控制器系统。
进一步地,所述信号检测电路与所述有效电平侦测电路连接;
所述信号检测电路还用于如果检测到所述当前信号为无效的串扰信号或并非发送给该外设模块的有效信号,通知所述有效电平侦测电路,关闭所述门控时钟电路。
进一步地,所述有效电平侦测电路包括第一触发器、三输入与门、第一反相器和第二反相器,所述第一触发器包括第一置位端、第一时钟端、第一触发端、第一复位端和第一输出端,
所述第一置位端与所述三输入与门的输出端连接,所述三输入与门的三个输入端分别连接系统中的外设模块使能电路、系统中的低功耗模式电路和所述第一反相器的输出端,所述第一反相器的输入端连接所述外设总线;
所述第一时钟端与系统中产生所述低频时钟信号的低功耗电路连接;
所述第一触发端与所述第二反相器的输出端连接,所述第二反相器的输入端连接所述信号检测电路;
所述第一复位端与所述外设模块使能电路连接;
所述第一输出端与所述门控时钟电路连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京兆易创新科技股份有限公司;,未经北京兆易创新科技股份有限公司;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410828154.X/2.html,转载请声明来源钻瓜专利网。





