[发明专利]栅极驱动电路、阵列基板及显示装置在审

专利信息
申请号: 201410797938.0 申请日: 2015-08-04
公开(公告)号: CN104505033A 公开(公告)日: 2015-07-29
发明(设计)人: 曹尚操;戴超;李长晔 申请(专利权)人: 深圳市华星光电技术有限公司
主分类号: G09G3/36 分类号: G09G3/36;G09G3/32
代理公司: 北京聿宏知识产权代理有限公司 11372 代理人: 朱绘;张文娟
地址: 518132 广东*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 栅极 驱动 电路 阵列 显示装置
【权利要求书】:

1.一种栅极驱动电路,用于向第n条扫描线输出栅极驱动信号;

所述栅极驱动电路包括上拉电路、下传晶体管和下拉电路;

所述上拉电路用于向所述栅极驱动电路中的基准点输出高电位,所述上拉电路的第一输入端连接第n-1条扫描线,所述上拉电路第二输入端连接第n-2条扫描线,所述上拉电路的输出端连接所述基准点;

所述下传晶体管的栅极连接所述基准点,所述下传晶体管的源极连接时钟信号线,所述下传晶体管的漏极连接第n条扫描线,当所述基准点和所述时钟信号线均为高电位时,所述下传晶体管的漏极向第n条扫描线输出高电位;

所述下拉电路用于向所述基准点以及第n条扫描线输出低电位,所述下拉电路的第一输入端连接第n+1条扫描线,所述下拉电路的输出端连接所述基准点。

2.如权利要求1所述的栅极驱动电路,其特征在于,还包括连接于所述基准点与第n条扫描线之间的耦合电容。

3.如权利要求1所述的栅极驱动电路,其特征在于,所述上拉电路包括第一晶体管和第二晶体管;

所述第一晶体管的栅极连接第n-1条扫描线,源极连接第一信号线,漏极连接所述基准点;

所述第二晶体管的栅极连接第n-2条扫描线,源极连接所述第一信号线,漏极连接所述基准点。

4.如权利要求3所述的栅极驱动电路,其特征在于,所述下拉电路还设置有第二输入端,且所述下拉电路的第二输入端连接第n+2条扫描线。

5.如权利要求4所述的栅极驱动电路,其特征在于,所述下拉电路包括第三晶体管和第四晶体管;

所述第三晶体管的栅极连接第n+1条扫描线,源极连接第二信号线,漏极连接所述基准点;

所述第四晶体管的栅极连接第n+2条扫描线,源极连接所述第二信号线,漏极连接所述基准点。

6.如权利要求5所述的栅极驱动电路,其特征在于,在正向扫描时,所述第一信号线输出高电位,所述第二信号线输出低电位;

在反向扫描时,所述第一信号线输出低电位,所述第二信号线输出高电位。

7.如权利要求6所述的栅极驱动电路,其特征在于,还包括第一下拉维持电路和第二下拉维持电路;

在正向扫描时,所述第一下拉维持电路用于维持所述基准点及第n条扫描线的低电位;

在反向扫描时,所述第二下拉维持电路用于维持所述基准点及第n条扫描线的低电位。

8.一种阵列基板,包括若干级连的如权利要求1至7任一项所述的栅极驱动电路,每个所述栅极驱动电路用于向一条扫描线输出栅极驱动信号。

9.如权利要求8所述的阵列基板,其特征在于,在相邻的四个栅极驱动电路中,各个栅极驱动电路的下传晶体管的源极分别与四条时钟信号线一一对应连接,所述四条时钟信号线依次输出高电位。

10.一种显示装置,包括如权利要求8或9所述的阵列基板。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电技术有限公司,未经深圳市华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201410797938.0/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top