[发明专利]半导体器件及其制造方法有效
申请号: | 201410790105.1 | 申请日: | 2014-12-17 |
公开(公告)号: | CN105762187B | 公开(公告)日: | 2020-01-03 |
发明(设计)人: | 钟汇才;罗军;赵劼;赵超;朱慧珑 | 申请(专利权)人: | 中国科学院微电子研究所 |
主分类号: | H01L29/78 | 分类号: | H01L29/78;H01L23/535;H01L21/336;H01L21/768 |
代理公司: | 11345 北京蓝智辉煌知识产权代理事务所(普通合伙) | 代理人: | 陈红 |
地址: | 100029 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体器件 及其 制造 方法 | ||
一种半导体器件,包括:多个鳍片,在衬底上沿第一方向延伸;多个栅极堆叠和多个接触线条,在衬底上沿第二方向延伸并跨越多个鳍片;绝缘层,填充在多个栅极堆叠和多个接触线条之间;源漏区,在多个鳍片中、分布在多个栅极堆叠两侧;其中,相邻两个栅极堆叠之间有一个或多个接触线条,接触线条在源漏区上构成源漏接触。依照本发明的半导体器件及其制造方法,采用双重图形化工艺横跨鳍片结构形成间隔排列的牺牲栅极线条和牺牲源漏接触线条,通过选择性刻蚀分别依次去除两者而填充最终栅极和最终源漏接触,提高了源漏接触的可靠性。
技术领域
本发明涉及一种半导体器件及其制造方法,特别是涉及一种自对准源漏接触的FinFET及其制造方法。
背景技术
随着器件尺寸等比例缩减至22nm技术以及以下,诸如鳍片场效应晶体管(FinFET)和三栅(tri--gate)器件的三维多栅器件成为最有前途的新器件技术之一,这些结构增强了栅极控制能力、抑制了漏电与短沟道效应。
对于传统工艺而言,通过如下的步骤来对包括FinFET、tri--gate器件的CMOS器件进行栅极图形化以及形成接触,以便实现隔离的功能器件:
1、采用布线--切割(line--and--cut)双光刻图形化技术以及随后刻蚀栅极堆叠来对栅极图形化;
2、采用统一特征尺寸和节距(pitch)来沿一个方向印刷用于栅极图形化的平行线条;
3、仅在预定的网格节点处布置栅极线端(尖端);
4、通过在形成器件间绝缘介质层之后光刻以及刻蚀来形成用于器件栅极电极和源/漏极的导电接触孔。
上述方法具有一些优点:
1、简化了适用于特殊照明模式的光刻;
2、消除了使光刻、刻蚀和OPC复杂化的许多邻近效应。
FinFET和三栅器件与平面CMOS器件不同,是三维(3D)器件。通常,通过选择性干法或者湿法刻蚀在体衬底或者SOI衬底上形成半导体鳍片,然后横跨鳍片而形成栅极堆叠。三维三栅晶体管在垂直鳍片结构的三个侧边上均形成了导电沟道,由此提供了“全耗尽”运行模式。三栅晶体管也可以具有连接起来的多个鳍片以增大用于更高性能的总驱动能力。
然而,随着FinFET器件进入22nm技术节点并且进一步缩减,对于3D FinFET、尤其是对于SOI FinFET而言,难以在纳米尺寸的鳍片源漏区上形成自对准的源漏接触,接触与栅极之间的间距难以精确控制,容易造成器件互连错误,导致器件失效、可靠性降低。
发明内容
由上所述,本发明的目的在于克服上述技术困难,提高FinFET源漏接触的可靠性。
为此,本发明提供了一种半导体器件,包括:多个鳍片,在衬底上沿第一方向延伸;多个栅极堆叠和多个接触线条,在衬底上沿第二方向延伸并跨越多个鳍片;绝缘层,填充在多个栅极堆叠和多个接触线条之间;源漏区,在多个鳍片中、分布在多个栅极堆叠两侧;其中,相邻两个栅极堆叠之间有一个或多个接触线条,接触线条在源漏区上构成源漏接触。
其中,衬底为厚衬底或SOI衬底。
其中,多个栅极堆叠的每一个包括高k材料的栅极绝缘层以及金属材料的栅极导电层。
其中,源漏区上包括金属硅化物。
其中,多个栅极堆叠和多个接触线条具有相同的间距和尺寸。
其中,多个栅极堆叠和多个接触线条沿第二方向的起始位置和/或长度相同。
其中,多个栅极堆叠的每一个两侧为源区或漏区之一,多个接触线条两侧为同一个源区或漏区。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410790105.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:抗硫酸盐还原菌腐蚀涂层的注水井油管
- 下一篇:通用管材接点变形样板器
- 同类专利
- 专利分类