[发明专利]用于总线的智能电流驱动系统及方法有效
| 申请号: | 201410720799.1 | 申请日: | 2014-12-02 |
| 公开(公告)号: | CN104834234B | 公开(公告)日: | 2018-07-06 |
| 发明(设计)人: | 劳埃德·克拉克 | 申请(专利权)人: | 爱特梅尔公司 |
| 主分类号: | G05B19/04 | 分类号: | G05B19/04 |
| 代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 林斯凯 |
| 地址: | 美国加利*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 总线 电流驱动系统 源电流 智能 电流驱动 上拉电压 申请案 源耦合 解耦 上拉 | ||
本申请案涉及一种用于总线的智能电流驱动系统及方法。本发明揭示一种智能电流驱动,其将有源电流源耦合到总线以增大上拉的速率且在到达所要上拉电压之前使所述有源电流源与所述总线解耦。
技术领域
本发明大体上涉及驱动总线的系统及方法。
背景技术
上拉电阻器常常用于逻辑输出处,其中逻辑装置不能源送(source)电流,例如开路集电极晶体管-晶体管逻辑(TTL)装置。此类输出用于驱动外部装置或具有连接到其的多个装置的逻辑总线。
集成电路间(I2C)串行单端总线在其时钟(SCL)及数据线(SDA)上需要上拉电阻器,这是因为芯片上的引脚具有开路集电极设计。将总线拉到接地指示逻辑0,而使总线浮动到轨电压指示逻辑1。作为通道存取方法,这允许一个节点通过断言输出、使外部上拉电阻器将所述线拉到逻辑1电平并监测所述线状态来确定另一节点是否正在传输。如果第二节点将所述线拉到0,那么第一节点可检测到另一节点正在传输。
上拉电阻器的一些缺点是在通过电阻器汲取电流时消耗的额外功率及上拉的缓慢上升时间。用于增大开路集电极或漏极总线的速度的常规解决方案是减小上拉电阻器的值。然而,减小上拉电阻器的值会增加功率消耗,从而使得此常规解决方案对于低功率应用来说是不合意的。
发明内容
揭示一种智能电流驱动,其将有源电流源耦合到总线以增大上拉的速率且在到达所要上拉电压之前使有源电流源与总线解耦。
在一些实施方案中,一种电路包括:电路源,其经配置以耦合到总线,所述总线具有开路集电极或开路漏极电流驱动器及上拉电阻器;第一开关,其可配置以在总线电压的上升时间的第一部分期间将所述电流源耦合到所述总线且用于在所述总线电压的上升时间的第二部分期间使所述电流源与所述总线断开连接;第二开关,其可配置以下拉或释放所述总线电压;及开关信号产生器,其耦合到所述第一及及第二开关且经配置以用于在上升时间的所述第一及第二部分期间配置所述第一及第二开关。
在一些实施方案中,一种方法包括:接收释放总线的信号,所述总线具有开路集电极或开路漏极电流驱动器及上拉电阻器;释放所述总线;在总线电压的上升时间的第一部分期间将电流源耦合到所述总线;及在所述总线电压的上升时间的第二部分期间使所述电流源与所述总线解耦,其中上升时间的第二部分出现在上升时间的第一部分之后。
智能电流驱动的特定实施方案提供以下优点中的一或多者:1)增大了总线的速度;及2)可使用上拉电阻器的相对大的值,从而最小化功率消耗。
附图说明
图1为智能电流驱动系统的实例的概念图。
图2为用于说明图1的智能电流驱动系统的操作的总线电压对时间的曲线图。
图3为由图1的智能电流驱动系统实施的实例过程的流程图。
具体实施方式
实例系统
图1为智能电流驱动系统100的实例的概念图。在一些实施方案中,系统100可包含有源电流源102、上拉电阻器104、总线电容106及开关信号产生器108。在一些实施方案中,系统100的若干部分可实施在集成电路(IC)芯片中。举例来说,有源电流源102及开关信号产生器108可定位在IC芯片内部,且上拉电阻器104及总线电容106可定位在IC芯片外部。系统100可用作用于使用开路集电极或开路漏极上拉电阻器的任何总线(例如,I2C串行总线)的电流驱动。
系统100通过配置开关A及B以使得电流源102能够在释放总线的时刻将电流注入到总线中而操作。开关A及B可为经偏置以表现为开关的晶体管(例如,MOSFET晶体管)。开关A及B可由开关信号产生器108配置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱特梅尔公司,未经爱特梅尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410720799.1/2.html,转载请声明来源钻瓜专利网。





