[发明专利]半导体器件有效
| 申请号: | 201410685257.5 | 申请日: | 2014-11-24 |
| 公开(公告)号: | CN104851445B | 公开(公告)日: | 2018-10-30 |
| 发明(设计)人: | 宋根洙 | 申请(专利权)人: | 爱思开海力士有限公司 |
| 主分类号: | G11C7/12 | 分类号: | G11C7/12;G06F13/20;H03K5/135;H03K19/08 |
| 代理公司: | 北京弘权知识产权代理事务所(普通合伙) 11363 | 代理人: | 俞波;许伟群 |
| 地址: | 韩国*** | 国省代码: | 韩国;KR |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 半导体器件 | ||
1.一种半导体器件,包括:
第一数据对准器,其适于响应于通过将数据选通信号分频获得的内部选通信号将输入数据对准,以产生第一对准数据和第二对准数据;
相位传感器,其适于响应于时钟信号来产生控制时钟信号,以及适于利用所述控制时钟信号感测所述内部选通信号的相位,以产生选择信号;以及
数据选择器,其适于响应于所述选择信号来选择性地将所述第一对准数据和所述第二对准数据作为第一选择对准数据和第二选择对准数据输出,
其中,所述相位传感器适于响应于从所述时钟信号获得的内部时钟信号来产生所述控制时钟信号;
其中,所述内部时钟信号包括第一内部时钟信号和第二内部时钟信号;以及
其中,所述相位传感器包括控制时钟发生器,所述控制时钟发生器适于从所述时钟信号产生所述第一内部时钟信号和所述第二内部时钟信号,以及适于产生具有与所述第一内部时钟信号和所述第二内部时钟信号之间的相位差相对应的脉宽的所述控制时钟信号。
2.如权利要求1所述的半导体器件,
其中,所述第一内部时钟信号的脉冲发生在自写入命令信号输入的时刻经过写入等待时间和所述时钟信号的整数倍周期的时间点;以及
其中,所述第二内部时钟信号的脉冲发生在自写入命令信号输入的时刻经过写入等待时间和所述时钟信号的另一整数倍周期的时间点。
3.如权利要求1所述的半导体器件,其中,所述控制时钟信号具有与从所述第一内部时钟信号的上升沿直到所述第二内部时钟信号的上升沿的时段相对应的脉宽。
4.如权利要求1所述的半导体器件,其中,所述相位传感器还包括延迟单元,所述延迟单元适于将所述内部选通信号延迟,以产生延迟选通信号和互补的延迟选通信号。
5.如权利要求4所述的半导体器件,其中,所述相位传感器还包括锁存合成器,所述锁存合成器适于与所述延迟选通信号和所述互补的延迟选通信号同步地锁存所述控制时钟信号,以产生第一锁存信号和第二锁存信号,以及适于响应于所述第一锁存信号和所述第二锁存信号来产生所述选择信号。
6.如权利要求5所述的半导体器件,其中,所述锁存合成器包括:
第一锁存单元,其适于与所述延迟选通信号同步地锁存所述控制时钟信号,以产生所述第一锁存信号;
第二锁存单元,其适于与所述互补的延迟选通信号同步地锁存所述控制时钟信号,以产生所述第二锁存信号;以及
选择信号发生器,其适于将所述第一锁存信号和所述第二锁存信号合成,以产生所述选择信号。
7.如权利要求5所述的半导体器件,还包括数据输入时钟发生器,所述数据输入时钟发生器适于将所述第一锁存信号和所述第二锁存信号移位以产生第一移位信号和第二移位信号,以及适于响应于所述第一移位信号和所述第二移位信号来产生数据输入时钟信号。
8.如权利要求7所述的半导体器件,其中,所述数据输入时钟发生器包括:
第一移位器,其适于将所述第一锁存信号移位以产生所述第一移位信号;
第二移位器,其适于将所述第二锁存信号移位以产生所述第二移位信号;以及
合成器,其适于将所述第一移位信号和所述第二移位信号合成,以产生所述数据输入时钟信号。
9.如权利要求7所述的半导体器件,还包括内部数据发生器,所述内部数据发生器适于响应于所述数据输入时钟信号来锁存所述第一选择对准数据和所述第二选择对准数据,以产生内部数据。
10.如权利要求5所述的半导体器件,
其中,所述选择信号响应于所述第一锁存信号而被设定成具有第一电平;以及
其中,所述选择信号响应于所述第二锁存信号而被设定成具有第二电平。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410685257.5/1.html,转载请声明来源钻瓜专利网。





