[发明专利]一种模数转换器输出信号处理系统及方法在审
| 申请号: | 201410624804.9 | 申请日: | 2014-11-07 |
| 公开(公告)号: | CN104485958A | 公开(公告)日: | 2015-04-01 |
| 发明(设计)人: | 陈刚;李坤贺;宋方伟 | 申请(专利权)人: | 绵阳市维博电子有限责任公司 |
| 主分类号: | H03M1/12 | 分类号: | H03M1/12 |
| 代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 王宝筠 |
| 地址: | 621000 四*** | 国省代码: | 四川;51 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 转换器 输出 信号 处理 系统 方法 | ||
技术领域
本发明涉及信号处理技术领域,特别涉及一种模数转换器输出信号处理系统及方法。
背景技术
模数转换器作为一种将模拟信号转换成数字信号的电子元器件,被广泛应用于集成电路中。
然而,由于受到地耦合干扰信号等外部因素的影响,模数转换器输出的数字信号的频谱中常常夹杂着干扰信号的频点,从而降低了模数转换器输出信号的信噪比。
综上所述可以看出,如何提高模数转换器输出信号的信噪比是目前亟待解决的问题。
发明内容
有鉴于此,本发明的目的是提供一种模数转换器输出信号处理系统及方法,提高了模数转换器输出信号的信噪比。
一种模数转换器输出信号处理系统,包括中级处理模块和后级处理模块,所述中级处理模块包括N个中级输入管脚,N-1个异或门电路单元和N个中级输出管脚,所述N为不小于2的正整数,所述后级处理模块包括N个后级输入管脚,所述N个中级输入管脚通过N条中级信号输入线,分别与模数转换器的N个转换器输出管脚一一对应相连,所述N个中级输出管脚通过N条中级信号输出线,分别与所述N个后级输入管脚一一对应相连;
所述中级处理模块,用于通过所述N个中级输入管脚,接收从所述N条中级信号输入线中传输过来的N个有效位信号,所述N个有效位信号为,所述模数转换器通过所述N个转换器输出管脚,传输到所述N条中级信号输入线的信号,所述N个有效位信号包括一个参照有效位信号和N-1个待处理有效位信号,通过所述N-1个异或门电路单元,将所述N-1个待处理有效位信号分别与所述参照有效位信号进行异或运算处理,得到N-1个中级处理信号,通过所述N条中级信号输出线,向所述后级处理模块传输所述N-1个中级处理信号和所述参照有效位信号;
所述后级处理模块,用于通过所述N个后级输入管脚,接收所述N-1个中级处理信号和所述参照有效位信号,利用硬件描述语言,将所述N-1个中级处理信号分别与所述参照有效位信号进行异或运算处理,得到N-1个后级处理信号。
优选的,所述参照有效位信号为所述模数转换器输出的最低有效位信号。
优选的,所述后级处理模块为位于现场可编程门阵列中的时序逻辑电路模块,所述时序逻辑电路模块包括组合逻辑电路模块和存储电路模块,所述组合逻辑电路模块包括N-1个异或门电路单元,所述现场可编程门阵列包括输入输出块,所述输入输出块包括M个输入输出单元组,所述M为正整数。
优选的,所述存储电路模块为基于D型触发器构建的寄存器。
优选的,所述后级处理模块为位于复杂可编程逻辑器件中的组合逻辑电路模块,所述组合逻辑电路模块包括N-1个异或门电路单元。
优选的,所述时序逻辑电路模块将所述N-1个中级处理信号和所述参照有效位信号引入所述现场可编程门阵列中的同一个输入输出单元组。
优选的,所述硬件描述语言为超高速集成电路硬件描述语言或Verilog硬件描述语言。
优选的,所述N条中级信号输入线中的每一条中级信号输入线之间的长度相同。
优选的,所述N条中级信号输出线中的每一条中级信号输出线之间的长度相同。
一种模数转换器输出信号处理方法,其特征在于,应用于模数转换器,所述模数转换器包括N个转换器输出管脚,所述N为不小于2的正整数,所述N个转换器输出管脚通过N个中级信号输入线,分别与中级处理模块的N个中级输入管脚一一对应相连,所述中级处理模块的N个中级输出管脚通过N个中级信号输出线,分别与后级处理模块的N个后级输入管脚一一对应相连,所述方法包括:
所述中级处理模块通过所述N个中级输入管脚,接收从所述N条中级信号输入线中传输过来的N个有效位信号,所述N个有效位信号为,所述模数转换器通过所述N个转换器输出管脚,传输到所述N条中级信号输入线的信号,所述N个有效位信号包括一个参照有效位信号和N-1个待处理有效位信号,通过所述中级处理模块的N-1个异或门电路单元,将所述N-1个待处理有效位信号分别与所述参照有效位信号进行异或运算处理,得到N-1个中级处理信号,通过所述N条中级信号输出线,向所述后级处理模块传输所述N-1个中级处理信号和所述参照有效位信号;
所述后级处理模块通过所述N个后级输入管脚,接收所述N-1个中级处理信号和所述参照有效位信号,利用硬件描述语言,将所述N-1个中级处理信号分别与所述参照有效位信号进行异或运算处理,得到N-1个后级处理信号。
本发明的有益效果如下:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于绵阳市维博电子有限责任公司,未经绵阳市维博电子有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410624804.9/2.html,转载请声明来源钻瓜专利网。





