[发明专利]FPGA配置文件加载方法和解码器有效
| 申请号: | 201410618298.2 | 申请日: | 2014-11-05 |
| 公开(公告)号: | CN105573775B | 公开(公告)日: | 2019-04-09 |
| 发明(设计)人: | 何轲;乐毅军;王宏宇 | 申请(专利权)人: | 京微雅格(北京)科技有限公司 |
| 主分类号: | G06F9/445 | 分类号: | G06F9/445;H03M7/30 |
| 代理公司: | 北京亿腾知识产权代理事务所(普通合伙) 11309 | 代理人: | 陈霁 |
| 地址: | 100083 北京市海*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | fpga 配置文件 加载 方法 解码器 | ||
本发明涉及一种FPGA配置文件加载方法和解码器,所述方法包括:接收处理器发送的压缩指令;将采用EDA工具进行RTL编码、综合、布局布线生成的第一配置文件分割为多个子文件,当所述多个子文件中存在至少两个相同子文件时,获取该相同子文件的相同值及相同值长度、并添加标识符,用以对所述第一配置文件进行压缩,生成第二配置文件;将所述第二配置文件加载到FPGA芯片,利用解码器对所述第二配置文件进行解压缩,以将所述第二配置文件还原成第一配置文件。
技术领域
本发明涉及微电子领域中的集成电路设计技术领域,特别是现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA)配置文件加载方法和解码器。
背景技术
现有技术中对FPGA配置文件进行加载时,当配置文件的容量较大时,往往需要花费较长的时间进行配置文件的传输,导致配置文件加载的速率较慢,从而影响了FPGA芯片的配置速度。
发明内容
本发明的目的是解决现有技术中在进行FPGA配置文件加载时,需要花费较长的时间进行配置文件的传输,配置文件加载的速率较慢,FPGA芯片的配置速度慢的问题。
第一方面,本发明实施例提供了一种FPGA配置文件加载方法,所述方法包括:
接收处理器发送的压缩指令;
将采用电子设计自动化(Electronic Design Automation,EDA)工具进行寄存器传输级(register-transfer level,RTL)编码、综合、布局布线生成的第一配置文件分割为多个子文件,当所述多个子文件中存在至少两个相同子文件时,获取该相同子文件的相同值及相同值长度、并添加标识符,用以对所述第一配置文件进行压缩,生成第二配置文件;
将所述第二配置文件加载到FPGA芯片,利用解码器对所述第二配置文件进行解压缩,以将所述第二配置文件还原成第一配置文件。
优选地,所述对所述第一配置文件进行分割,生成多个子文件具体包括:
根据预设的字节长度,对所述第一配置文件进行分割。
优选地,所述解码器在所述FPGA芯片内;或者,
所述解码器通过扩展接口连接至所述FPGA芯片。
优选地,所述接收压缩指令之后,还包括:
利用LZ77、LZ78、LZSS、LZW算法、所述LZ77、LZ78、LZSS、LZW的变种算法、基于字典和滑动窗口的算法中的任意一种对第一配置文件进行压缩,生成第二配置文件;或者,
利用Shanno-Fano算法、霍夫曼编码、算术编码中的任意一种对所述第一配置文件进行压缩。
第二方面,本发明实施例提供了一种解码器,所述解码器包括:
解析单元,用于读取第二配置文件中的查找表,根据所述查找表中的标识符获取相同子文件的相同值及相同值的长度;
组合单元,用于将所述子文件的相同值和所述第二配置文件中的单独子文件进行组合,生成第一配置文件。
优选地,所述解码器在所述FPGA芯片内;或者,
所述解码器通过扩展接口连接至所述FPGA芯片。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京微雅格(北京)科技有限公司,未经京微雅格(北京)科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410618298.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种模块数据创建方法及系统
- 下一篇:一种支持RTOS的嵌入式系统建模方法





