[发明专利]示波器采样与成像系统在审
申请号: | 201410593636.1 | 申请日: | 2014-10-29 |
公开(公告)号: | CN105629016A | 公开(公告)日: | 2016-06-01 |
发明(设计)人: | 刘礼伟;宋云衢 | 申请(专利权)人: | 江苏绿扬电子仪器集团有限公司 |
主分类号: | G01R13/02 | 分类号: | G01R13/02 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 212200 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 示波器 采样 成像 系统 | ||
1.一种示波器采样与成像系统,其特征在于,包括双通道ADC、DDR2-SDRAM存 储器模组、QDR2-SRAM存储器以及FPGA,双通道ADC、DDR2-SDRAM存储器模 组、QDR2-SRAM存储器分别与FPGA连接,其中,双通道ADC接收模拟前端的 信号输入并转换为数字信号;FPGA实现了从数字信号输入到波形成像传输的 所有信号处理工作。
2.根据权利要求1所述的示波器采样与成像系统,其特征在于,其中FPGA包括 采样控制器、触发控制器、存储管理器、存储控制器、FFT引擎及高速数字 荧光波形成像引擎,其中存储控制器需外挂DDR2-SDRAM存储器模组作为波形 存储器,高速数字荧光波形成像引擎需要外挂QDR2-SRAM作为成像存储器。 来自双通道ADC的信号进入触发控制器,实现复杂的条件触发机制,并对其 进行采样,通过存储与读出控制器,存储在波形存储器中;FFT引擎将对其 进行FFT变换为频域信号;成像后的两个通道的波形通过串化器/解串器编码 为2.5Gbps的串行数据送出,同时来自数据交换模块的指令和数据亦通过 SERDES送入并通过指令解码器解码,控制FPGA的运作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏绿扬电子仪器集团有限公司,未经江苏绿扬电子仪器集团有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410593636.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:电流检测装置以及电流检测方法
- 下一篇:智能电表箱