[发明专利]一种FPGA自适应控制RS485芯片收发方向的方法在审

专利信息
申请号: 201410587592.1 申请日: 2014-10-28
公开(公告)号: CN104317762A 公开(公告)日: 2015-01-28
发明(设计)人: 朱启晨;张明宇;任光辉;郁惊一;肖鲲 申请(专利权)人: 北京四方继保自动化股份有限公司
主分类号: G06F13/40 分类号: G06F13/40
代理公司: 北京金阙华进专利事务所(普通合伙) 11224 代理人: 吴鸿维
地址: 100085 北京*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 fpga 自适应 控制 rs485 芯片 收发 方向 方法
【权利要求书】:

1.一种FPGA自适应控制RS485芯片收发方向的方法,其特征在于:在一个完整的需要提供多串口的电路系统中,采用FPGA作为CPU发出的数据传输信号TXD的反相器,经过FPGA后从FPGA的I/O口发出相对应的控制RS485芯片收发方向的请求发送信号RTS送给RS485芯片接收使能引脚、发送使能引脚,实现对RS485芯片收发方向的控制。

2.根据权利要求1所述的自适应控制RS485芯片收发方向的方法,其特征在于,所述方法包括以下步骤:

(1)首先进行硬件的连接组成多串口电路系统,CPU的普通I/O口发出TXD信号给RS485芯片的接收端D,RS485芯片的发送端R发出数据接收信号RXD给CPU的另外的普通I/O口;同时CPU还将数据传输信号TXD发送给FPGA,FPGA的I/O口发出请求发送信号RTS给RS485芯片的发送使能引脚、接收使能引脚;

(2)步骤(1)所述的多串口电路系统上电后,由FPGA对数据传输信号TXD的最小脉宽进行检测,通过查询波特率列表,确定TXD信号的波特率,之后通信便按此波特率产生收发控制信号,并以零延时电路的工作原理传递数据;

(3)FPGA重复查询TXD信号的最小脉宽,若检测发现通信波特率发生变化,则启动复位,重复步骤(2);否则,进入正常工作模式,当FPGA收到的TXD信号持续为高电平时,FPGA向RS485芯片的发送使能引脚/R/E、接收使能引脚DE输出的请求发送信号RTS为持续低电平,此时控制RS485芯片处于接收状态,当总线上有差分数据信号到达RS485芯片的差分数据传输接口A、B时,该差分信号会经RS485芯片与CPU之间的RXD信道被CPU直接接收;当RS485芯片与CPU之间TXD信道有数据传输,数据信号的起始位的下降沿到来时,FPGA向RS485芯片的发送使能引脚/R/E、接收使能引脚DE输出的RTS信号马上变为高电平,控制RS485芯片处于发送状态,将TXD信道的数据流转换为差分对信号通过RS485芯片差分数据传输接口A、B发送到总线上;

(4)在RS485芯片传输数据时,FPGA实时监测TXD信号波特率的变化,当TXD信号波特率变化时,返回步骤(2),重复上述步骤,重新学习并设置正确的波特率,从而实现通过FPGA对RS485芯片收发方向的控制。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京四方继保自动化股份有限公司,未经北京四方继保自动化股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201410587592.1/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top