[发明专利]在存储设备中配置缓存的方法、装置及控制器有效

专利信息
申请号: 201410584062.1 申请日: 2014-10-27
公开(公告)号: CN104407986B 公开(公告)日: 2018-03-13
发明(设计)人: 余小安;曾华荣 申请(专利权)人: 华为技术有限公司
主分类号: G06F12/08 分类号: G06F12/08
代理公司: 北京中博世达专利商标代理有限公司11274 代理人: 申健
地址: 518129 广东*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 存储 设备 配置 缓存 方法 装置 控制器
【说明书】:

技术领域

发明涉及信息技术领域,特别涉及一种在存储设备中配置缓存的方法、装置及控制器。

背景技术

缓存是指介于高速设备与低速设备之间的高速小容量存储器,能够通过缓存部分低速设备中存储的数据,并当高速设备需要访问这些数据时,直接将这些数据提供给高速设备,以解决高速设备与低速设备之间的传输速度不匹配的问题。

目前,一种在存储设备中进行缓存的方法,该存储设备具体包括缓存及永久存储介质,该存储设备基于该永久存储介质提供逻辑单元,该存储设备为该逻辑单元在该缓存中提供写缓存空间,当向该逻辑单元发起写I/O(Input/Output,输入/输出)请求时,该写I/O请求确定缓存中该逻辑单元占用的写缓存空间中,是否已缓存有该写I/O请求对应的写缓存数据,若已缓存有对应的写缓存数据,则该写I/O请求可以直接对该写缓存数据进进行写操作。

然而,当存储设备为逻辑单元在缓存中提供写缓存空间时,存在为逻辑单元提供较大的写缓存空间,并且该逻辑单元占用该写缓存空间的性能较差,即该逻辑单元占用该写缓存空间的写I/O请求命中率较低,或写I/O请求合并率较低,或写I/O请求时延较大的情况,导致为逻辑单元提供的写缓存空间的有效利用程度较低。

发明内容

本发明提供一种在存储设备中配置缓存的方法、装置及控制器,可以提高为逻辑单元提供的写缓存空间的有效利用程度。

本发明采用的技术方案为:

第一方面,本发明提供一种在存储设备中配置缓存的方法,应用于存储设备,所述存储设备包括控制器、缓存及永久存储介质,所述存储设备基于所述永久存储介质提供逻辑单元,所述存储设备为所述逻辑单元在所述缓存中提供写缓存空间,所述控制器与所述缓存之间通过固定接口进行通信;所述方法包括:

所述控制器获取所述逻辑单元的初始写缓存收益,所述初始写缓存收益用于表征为所述逻辑单元提供初始写缓存空间时所述初始写缓存空间的性能;

所述控制器将为所述逻辑单元提供的写缓存空间由所述初始写缓存空间调整至目标写缓存空间,以使得写缓存收益变化率达到预置阈值;其中,所述写缓存收益变化率为目标写缓存收益与所述初始写缓存收益之间差值,以及所述目标写缓存空间与所述初始写缓存空间之间差值的比值,所述写缓存收益变化率用于表征为所述逻辑单元提供的写缓存空间的有效利用程度,所述目标写缓存收益用于表征为所述逻辑单元提供所述目标写缓存空间时所述目标写缓存空间的性能。

结合第一方面,在第一方面的第一种可能的实现方式中,所述控制器将为所述逻辑单元提供的写缓存空间由所述初始写缓存空间调整至目标写缓存空间,具体包括:

所述控制器通过多次调整,将为所述逻辑单元提供的写缓存空间由所述初始写缓存空间调整至目标写缓存空间。

结合第一方面的第一种可能的实现方式,在第一方面的第二种可能的实现方式中,所述控制器通过多次调整,将为所述逻辑单元提供的写缓存空间由所述初始写缓存空间调整至目标写缓存空间,具体包括:

所述控制器获取调整前写缓存空间、调整前写缓存收益、调整后写缓存空间及调整后写缓存收益;

所述控制器根据所述调整前写缓存空间、所述调整前写缓存收益、所述调整后写缓存空间及所述调整后写缓存收益,获取写缓存收益变化率;

若所述调整后写缓存空间大于所述调整前写缓存空间,并且所述写缓存收益变化率大于或者等于所述预置阈值,则所述控制器将前一次步长作为本次步长,并将前一次的调整后写缓存空间作为本次的调整前写缓存空间,对为所述逻辑单元提供的写缓存空间进行增大调整,本次的调整后写缓存空间的值为所述本次的调整前写缓存空间的值与所述本次步长的值之和;或者,

若所述调整后写缓存空间大于所述调整前写缓存空间,并且所述写缓存收益变化率小于所述预置阈值,则所述控制器将前一次步长的一半作为本次步长,并将前一次的调整后写缓存空间作为本次的调整前写缓存空间,对为所述逻辑单元提供的写缓存空间进行减小调整,本次的调整后写缓存空间的值为所述本次的调整前写缓存空间的值与所述本次步长的值之差;或者,

若所述调整后写缓存空间小于所述调整前写缓存空间,并且所述写缓存收益变化率小于所述预置阈值,则所述控制器将前一次步长作为本次步长,并将前一次的调整后写缓存空间作为本次的调整前写缓存空间,对为所述逻辑单元提供的写缓存空间进行减小调整,本次的调整后写缓存空间的值为所述本次的调整前写缓存空间的值与所述本次步长的值之差;或者,

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201410584062.1/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top