[发明专利]一种时钟抖动消除电路有效
| 申请号: | 201410550391.4 | 申请日: | 2014-10-16 |
| 公开(公告)号: | CN104348450B | 公开(公告)日: | 2016-11-30 |
| 发明(设计)人: | 皮德义 | 申请(专利权)人: | 新港海岸(北京)科技有限公司 |
| 主分类号: | H03K5/13 | 分类号: | H03K5/13 |
| 代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 王宝筠 |
| 地址: | 100102 北京市*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 时钟 抖动 消除 电路 | ||
1.一种时钟抖动消除电路,其特征在于,包括:第一高通滤波器、第二高通滤波器、第一放大模块、第二放大模块、第一级反相器和第二级反相器;
所述第一高通滤波器的输入端连接电源的负输出端Vss,所述第二高通滤波器的输入端连接电源的正输出端Vdd;
所述第一高通滤波器,用于对所述Vss进行高通滤波;
所述第二高通滤波器,用于对所述Vdd进行高通滤波;
所述第一放大模块的输入端连接所述第一高通滤波器的输出端,所述第二放大模块的输入端连接所述第二高通滤波器的输出端;
所述第一级反相器包括四个MOS管,分别是:第一PMOS管、第二PMOS管、第一NMOS管和第二NMOS管;
所述第一PMOS管的源极连接Vdd,所述第一PMOS管的漏极连接所述第二PMOS管的源极,所述第二PMOS管的漏极连接所述第一NMOS管的漏极,所述第一NMOS管的源极连接所述第二NMOS管的漏极,所述第二NMOS管的源极连接所述Vss;
所述第一PMOS管的栅极连接所述第一放大模块的输出端,所述第二NMOS管的栅极连接所述第二放大模块的输出端,所述第二PMOS管的栅极连接时钟信号;
所述第二PMOS管的漏极作为第一级反相器的输出端,输出反相后的时钟信号,所述反相后的时钟信号连接所述第二级反相器;
所述第二级反相器输出消除抖动后的时钟信号。
2.根据权利要求1所述的时钟抖动消除电路,其特征在于,所述第二级反相器包括四个MOS管,分别是:分别是:第三PMOS管、第四PMOS管、第三NMOS管和第四NMOS管;
所述第三PMOS管的源极连接Vdd,所述第三PMOS管的漏极连接所述第四PMOS管的源极,所述第四PMOS管的漏极连接所述第三NMOS管的漏极,所述第三NMOS管的源极连接所述第四NMOS管的漏极,所述第四NMOS管的源极连接所述Vss;
所述第三NMOS管的栅极连接所述第四PMOS管的栅极;
所述第三PMOS管的栅极连接所述第一放大模块的输出端,所述第四NMOS管的栅极连接所述第二放大模块的输出端,所述第四PMOS管的栅极连接所述第二PMOS管的漏极;
所述第四PMOS管的漏极输出所述消除抖动后的时钟信号。
3.根据权利要求1所述的时钟抖动消除电路,其特征在于,所述第一高通滤波器包括:第一电容、第一电阻和第二电阻;
所述第一电容的第一端连接所述Vss,所述第一电容的第二端连接所述第一电阻的第二端;
所述第一电阻的第一端连接所述Vdd,所述第一电阻的第二端连接所述第二电阻的第一端,所述第二电阻的第二端连接所述Vss;
所述第一电阻的第二端作为该第一高通滤波器的输出端。
4.根据权利要求3所述的时钟抖动消除电路,其特征在于,所述第二高通滤波器的结构与所述第一高通滤波器相同。
5.根据权利要求1所述的时钟抖动消除电路,其特征在于,所述第一放大模块包括:第五PMOS管和第五NMOS管;
所述第五PMOS管的源极连接所述Vdd;
所述第五PMOS管的栅极和第五NMOS管的栅极连接在一起作为第一放大模块的输入端连接所述第一高通滤波器的输出端;
所述第五PMOS管的源极连接所述Vss,所述第五PMOS管的漏极和所述第五NMOS管的漏极连接在一起作为第一放大模块的输出端;
所述第五NMOS管的源极接地。
6.根据权利要求5所述的时钟抖动消除电路,其特征在于,所述第二放大模块的结构与所述第一放大模块相同。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于新港海岸(北京)科技有限公司,未经新港海岸(北京)科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410550391.4/1.html,转载请声明来源钻瓜专利网。





