[发明专利]比较器控制电路在审
申请号: | 201410394694.1 | 申请日: | 2014-08-12 |
公开(公告)号: | CN105227161A | 公开(公告)日: | 2016-01-06 |
发明(设计)人: | 辜宗尧 | 申请(专利权)人: | 瑞鼎科技股份有限公司 |
主分类号: | H03K5/22 | 分类号: | H03K5/22 |
代理公司: | 中国商标专利事务所有限公司 11234 | 代理人: | 宋义兴 |
地址: | 中国台湾新竹市*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 比较 控制电路 | ||
技术领域
本发明是关于一种比较器控制电路;具体而言,本发明是关于一种能够节省功率的迟滞比较器控制电路。
背景技术
一般而言,现行中小尺寸的电子装置常会使用移动产业处理器界面(MobileIndustryProcessorInterface,MIPI)作为整体系统及驱动电路的传输系统。在实际应用中,移动产业处理器界面可包含有高速界面(HighSpeedInterface)及低功界面(LowPowerInterface),其中高速界面的工作频率约为1.2GHz,而低功界面的工作频率约为10MHz。其中,高速界面是用以传送数据,因此,在未传送数据的情况下,移动产业处理器界面可以关闭高速界面以减少功率的耗费。
此外,低功界面是用以传送指令(Command),其中指令包含设定值或其他设定数据。值得注意的是,移动产业处理器界面的低功界面是通过接收器(Receiver)接收指令,无论低功界面有没有通过接收器接收到指令,都会有电流持续流过。换言之,难以解决移动产业处理器界面的耗电问题。举例而论,在此情况中,整个电路的耗电量将近50%。尤其,当接收器未接收到指令时的持续耗电问题,目前仍尚未有合适的解决之道。
举例而言,请参照图1,图1为现有技术中的移动产业处理器界面中用来作为接收器的迟滞比较器控制电路的示意图。如图1所示,于传统的迟滞比较器控制电路1中,当MIPI信号IN大于参考电压REF(增加迟滞电压)时,输出端K的输出信号具有高准位(High-Level);当MIPI信号IN小于参考电压REF(减少迟滞电压)时,输出端K的输出信号具有低准位(Low-Level)。迟滞比较器控制电路1可通过调整晶体管MN2(或MN3)对于晶体管MN1(或MN4)的尺寸大小比例来产生所需的迟滞电压。
然而,由于当MIPI信号IN具有高准位时,偏压电流I会流经晶体管MP1及MN1至接地端GND,并且当MIPI信号IN具有低准位时,偏压电流I会流经晶体管MP2及MN4至接地端GND,所以无论MIPI是否传送MIPI信号IN,还是会一直耗费固定的电流,导致传统的迟滞比较器控制电路1的耗电问题无法获得解决。
发明内容
有鉴于上述现有技术的问题,本发明提出一种能够节省功率的比较器控制电路。
根据本发明的一具体实施例为一种比较器控制电路。于此实施例中,比较器控制电路包含电流源、第一输入单元、第二输入单元、多个开关及接地端。电流源用以产生输入电流。输入电流分流为第一电流及第二电流,其中第一电流流经第一输入单元且第二电流流经第二输入单元。第一输入单元用以接收信号电压。第二输入单元用以接收参考电压。第一输入单元与第二输入单元均耦接电流源。多个开关包含第一开关及第二开关。第二开关具有控制电压。接地端耦接该些开关。当第一输入单元处于高准位时,第一开关关闭,且控制电压操控第二开关关闭,使得自第二输入单元输出的第二电流停止流向接地端。
于一实施例中,比较器控制电路进一步包含信号界面。信号界面耦接第一输入单元并传送信号电压至第一输入单元,其中信号电压于未传输状态时驱使第一输入单元处于高准位。
于一实施例中,该些开关进一步包含第三开关。第三开关耦接第一输入单元与接地端之间,其中当第一输入单元处于低准位时,第一电流经由第三开关流至接地端。
于一实施例中,比较器控制电路根据第二开关产生的电流与输入电流的比例产生迟滞电压,且迟滞电压的范围具有迟滞上限电压及迟滞下限电压。
于一实施例中,当信号电压大于迟滞上限电压时,第一输入单元处于高准位。
于一实施例中,当信号电压小于迟滞上限电压时,第一输入单元处于低准位。
于一实施例中,迟滞电压的范围介于400毫伏特与1000毫伏特之间。
于一实施例中,比较器控制电路进一步包含输出单元。输出单元耦接该些开关及接地端并根据信号电压与参考电压的相对关系产生高输出准位或低输出准位。
于一实施例中,参考电压的大小是落于迟滞电压的范围内。
于一实施例中,当信号电压大于参考电压时,输出单元产生高输出准位;且当信号电压小于参考电压时,输出单元产生低输出准位。
关于本发明的优点与精神可以通过以下的发明详述及附图得到进一步的了解。
附图说明
图1为背景技术中的迟滞比较器控制电路的示意图。
图2为根据本发明的一实施例的比较器控制电路的功能方块图。
图3为根据本发明的一实施例的比较器控制电路的电路图。
主要组件符号说明:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞鼎科技股份有限公司,未经瑞鼎科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410394694.1/2.html,转载请声明来源钻瓜专利网。