[发明专利]一种基于FPGA的数字锁相放大器的实现方法在审
| 申请号: | 201410380672.X | 申请日: | 2014-08-04 |
| 公开(公告)号: | CN105322903A | 公开(公告)日: | 2016-02-10 |
| 发明(设计)人: | 于海斌;曾鹏;石刚;荣亮;赵伟;叶鼎 | 申请(专利权)人: | 中国科学院沈阳自动化研究所 |
| 主分类号: | H03F7/00 | 分类号: | H03F7/00;H03L7/00 |
| 代理公司: | 沈阳科苑专利商标代理有限公司 21002 | 代理人: | 徐丽;周秀梅 |
| 地址: | 110016 *** | 国省代码: | 辽宁;21 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 基于 fpga 数字 放大器 实现 方法 | ||
1.一种基于FPGA的数字锁相放大器的实现方法,其特征在于,在FPGA中以功能模块的方式实现,具体包括:
产生与目标信号同样频率且相位无关的、单位幅值的正交三角函数SIN波、COS波,作为数字锁相放大器的正交参考信号;
依据相关性检测原理,将数字锁相放大器输入端的待检测信号分别与两路正交参考信号进行乘积运算,产生两路载波信号;
对每路载波信号进行低通滤波处理,从而达到消除交流分量,保留直流分量的目的;
采用CORDIC算法对滤波后的信号进行解调,并进行矢量运算,从而获得目标信号的幅值和相位。
2.根据权利要求1所述的一种基于FPGA的数字锁相放大器的实现方法,其特征在于,所述对每路载波信号进行低通滤波处理,从而达到消除交流分量,保留直流分量的目的,具体为:对每路载波信号通过CIC梳状滤波器进行降低频率处理,再由FIR低通滤波器进行滤波。
3.根据权利要求2所述的一种基于FPGA的数字锁相放大器的实现方法,其特征在于,所述CIC梳状滤波器的阶数取决于目标信号频率与系统采样率之间的关系,具体为:
。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院沈阳自动化研究所,未经中国科学院沈阳自动化研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410380672.X/1.html,转载请声明来源钻瓜专利网。





