[发明专利]一种具有频率自校正功能的低噪声锁相环有效

专利信息
申请号: 201410221406.2 申请日: 2014-05-23
公开(公告)号: CN103973305B 公开(公告)日: 2017-08-08
发明(设计)人: 江金光;刘乃中 申请(专利权)人: 武汉大学
主分类号: H03L7/18 分类号: H03L7/18
代理公司: 武汉科皓知识产权代理事务所(特殊普通合伙)42222 代理人: 鲁力
地址: 430072 湖*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 具有 频率 校正 功能 噪声 锁相环
【权利要求书】:

1.一种具有频率自校正功能的低噪声锁相环,其特征在于,包括锁相环路和自校正电路;其中锁相环路包括依次连接的鉴频鉴相器,电荷泵,低通滤波器,压控振荡器,分频器;自校正电路包括电压比较器,逻辑电路;所述锁相环路和自校正电路相连;

该具有频率自校正功能的低噪声锁相环还包括输入缓冲电路和输出缓冲电路来改善信号;所述输入缓冲电路的输入端接输入参考信号,两个输出端分别接鉴频鉴相器的输入端和自校正电路的输入端;输出缓冲电路的输入端接分频器的输出端,输出端为输出信号;

该频率自校正功能的低噪声锁相环的低通滤波器采用三阶结构,其传输函数为

该具有频率自校正功能的低噪声锁相环还包括在锁相环路上加入的AFC模块和外围电路,外围电路包括反相器INV、以及三个开关K1,K2,K3;K1一端接电荷泵输出,另一端接低通滤波器输入,控制端接反相器INV的输出;K2一端接滤波器输入,另一端接0.9V电压,控制端接AFC模块输出的Switch信号;K3一端接低通滤波器输出,另一端接0.9V电压,控制端接AFC模块输出的Switch信号;反相器INV输入端接AFC输出的Switch信号,输出端接K1控制端;AFC模块一个输入端接低通滤波器输出,另一个输入端接输入缓冲电路的输出;AFC模块的Switch输出端接K3的控制端,AFC模块的B<4:0>输出端接压控振荡器的Swn,n为1,2,3,4,5。

2.根据权利要求1所述的一种具有频率自校正功能的低噪声锁相环,其特征在于,所述的压控振荡器包括偏置PMOS管MP0、固定电容C1,C2,C3,C4、谐振电感L1、压控变容管Cv1,Cv2,Cv3,Cv4、由PMOS管MP1和PMOS管MP2交叉耦合构成的负阻,以及用于实现频率自校正的电容阵列模块;其中MP0源端接电压VDD,MP0的栅端接外部偏置电压,MP0的漏端接MP1和MP2的源端;MP1的漏端接在MP2的栅端,MP1的源端接在MP2的源端,MP1的栅端接在MP2的漏端;C1一端接MP2栅端,另一端接Cv1;C2一端接MP2栅端,另一端接Cv2;C3一端接MP1栅端,另一端接Cv3;C4一端接MP1栅端,另一端接Cv4;Cv1一端接C1,另一端接Cv3;Cv2一端接C2,另一端接Cv4;Cv3一端接C3,另一端接Cv1;Cv4一端接C4,另一端接Cv2;C1与Cv1的公共端接外部电压V1;C2与Cv2的公共端接外部电压V2;C3与Cv3的公共端接外部电压V1;C4与Cv4的公共端接外部电压V2;Cv1与Cv3的公共端和Cv2与Cv4的公共端同时接控制电压Vtune;L1一端接MP1栅端,另一端接MP2栅端,控制端接地。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉大学,未经武汉大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201410221406.2/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top