[发明专利]一种改善DDR信号质量的设计方法在审
申请号: | 201410196228.2 | 申请日: | 2014-05-12 |
公开(公告)号: | CN103970950A | 公开(公告)日: | 2014-08-06 |
发明(设计)人: | 范晓丽;宗艳艳 | 申请(专利权)人: | 浪潮电子信息产业股份有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 250014 山东*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 改善 ddr 信号 质量 设计 方法 | ||
技术领域
本发明涉及电子领域,具体地说是一种改善DDR信号质量的设计方法。
背景技术
目前,在 DDR设计时,对于DDR在PCB上的布线长度有严格要求。如果我们的设计超出了长度要求,DDR信号的眼图将无法打开。在PCB空间足够的时候,我们在设计DDR的时会严格遵守DDR的长度要求。但目前电子产品越来越小型化,结构设计也越来越复杂。可能会出现PCB设计的某些局限性,导致DDR设计长度无法满足Intel的长度要求范围。在长度无法保证的情况下,为了确保DDR信号质量,我们应通过某些手段来提高DDR的信号质量,确保DDR信号眼图符合规范要求,以达到确保系统正常运行的目的。
发明内容
基于目前设计的复杂性,以及DDR设计在PCB上严格的布线长度要求。为确保PCB器件布局在无法满足DDR在PCB上布线长度要求时,DDR信号的质量。我们采用在CPU和DIMM之间添加register的设计方法,改善DDR信号。提高DDR信号质量,确保系统的正常运行。
本发明的有益效果是:
确保信号质量。可以打破DDR布线长度要求的局限性、降低PCB设计难度的同时保证信号质量,确保了DDR信号眼图符合规范要求,达到确保系统正常运行的目的。
附图说明
附图1是本发明的DDR设计示意图。
具体实施方式
为确保PCB器件布局在无法满足DDR在PCB上布线长度要求时,DDR信号的质量。我们采用在CPU和DIMM之间添加register的设计方法,改善DDR信号。提高DDR信号质量,确保系统的正常运行。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮电子信息产业股份有限公司,未经浪潮电子信息产业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410196228.2/2.html,转载请声明来源钻瓜专利网。