[发明专利]一种占空比自动可调节的时钟倍频电路在审
| 申请号: | 201410191415.1 | 申请日: | 2014-05-08 |
| 公开(公告)号: | CN103929159A | 公开(公告)日: | 2014-07-16 |
| 发明(设计)人: | 王巍;李捷;李遥;董永孟;刘淑瑞 | 申请(专利权)人: | 重庆莲芯电子科技有限公司 |
| 主分类号: | H03K5/13 | 分类号: | H03K5/13 |
| 代理公司: | 北京同恒源知识产权代理有限公司 11275 | 代理人: | 赵荣之 |
| 地址: | 400065 重庆市南岸区*** | 国省代码: | 重庆;85 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 自动 调节 时钟 倍频 电路 | ||
1.一种占空比自动可调节的时钟倍频电路,其特征在于:包括可编程延迟线、异或门电路以及由占空比判断电路和加/减法电路构成的占空比反馈回路;可编程延迟线与异或门电路相连,用于实现参考时钟的延迟时间,延迟时间的精度由电路的最小延迟单元决定;占空比判断电路接收异或门电路的输出信号,将时钟信号的占空比与预设值进行比较,并输出判断结果信号;加/减法电路根据占空比判断电路输出的判断结果信号来做加/减法运算,判断出N个占空比判断周期的占空比偏离预设值的方向及个数,从而将反馈信号传送至可编程延迟线,实现占空比的自动调节。
2.根据权利要求1所述的一种占空比自动可调节的时钟倍频电路,其特征在于:可编程延迟线采用数字延迟结构或模拟延迟结构,数字延迟结构基本延迟单元为门电路,模拟延迟结构基本延迟单元为RC延迟电路。
3.根据权利要求2所述的一种占空比自动可调节的时钟倍频电路,其特征在于:根据实际电路延迟范围可编程延迟线可使用线形结构或环形结构。
4.根据权利要求3所述的一种占空比自动可调节的时钟倍频电路,其特征在于:所述占空比判断电路包括积分电路和比较器,占空比判断电路中的积分电路输出电平直接与预设电平相比较,高于预设值时输出1,低于预设值时输出0。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于重庆莲芯电子科技有限公司,未经重庆莲芯电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410191415.1/1.html,转载请声明来源钻瓜专利网。





