[发明专利]eDP接口、手机和改善eDP接口通信的传输速率的方法有效

专利信息
申请号: 201410186384.0 申请日: 2014-05-05
公开(公告)号: CN103997399B 公开(公告)日: 2017-02-15
发明(设计)人: 安娜;张扬;李永华 申请(专利权)人: 京东方科技集团股份有限公司;北京京东方光电科技有限公司
主分类号: H04L7/00 分类号: H04L7/00;H01R13/66
代理公司: 北京天昊联合知识产权代理有限公司11112 代理人: 彭瑞欣,陈源
地址: 100015 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: edp 接口 手机 改善 通信 传输 速率 方法
【说明书】:

技术领域

发明涉及显示技术领域,特别涉及eDP接口、手机和改善eDP接口通信的传输速率的方法。

背景技术

随着显示分辨率的越来越高,传统的VGA、DVI等接口逐渐不能满足人们的视觉需求。随后就产生了以HDMI、Displayport为代表的新型数字接口,外部接口方面HDMI占据了较大市场优势,但是Displayport凭借自身优势调整结构,使之差距正在减小。

内部接口方面传统用LVDS,LVDS面对高分辨率的显示越来越吃力,Displayport内部接口eDP(Embedded Displayport)由此诞生,会在将来逐步取代LVDS。

图1为现有技术中的eDP接口的结构示意图,如图1所示,该eDP接口包括时钟信号发生模块和第一eDP数据处理芯片,时钟信号发生模块产生第一时钟信号,第一eDP数据处理芯片用于根据第一时钟信号来处理数据,并将处理后的数据通过信道进行传输。传统eDP协议的传输数据是固定的,即eDP接口包括4条信道(Lane),每条Lane中的传输速率只能为1.62Gbps、2.7Gbps和5.4Gbps中的一个,Lane中传输速率的选择是通过第一时钟信号来控制的,例如,当第一时钟信号的频率为A时,第一eDP数据处理芯片的处理速度为1.62Gbps,相应的一条Lane中的传输速率为1.62Gbps;当第一时钟信号的频率为B时,第一eDP数据处理芯片的处理速度为2.7Gbps,相应的一条Lane中的传输速率为2.7Gbps;当第一时钟信号的频率为C时,第一eDP数据处理芯片的处理速度为5.4Gbps,相应的一条Lane中的传输速率为5.4Gbps。在传输过程中可以根据实际需求来选择1条Lane、2条Lane或者4条Lane(采用多条Lane进行传输时,每条Lane中的传输速率相同)来进行数据传输以支持相应的分辨率。

但是,由于传统的eDP协议中对Lane中的传输速率进行了限定,因此现有的eDP接口的可支持的传输速率(每条Lane中传输速率的选择有3种,Lane条数的选择有3种,因此可支持9种传输速率)相当有限,可适用的分辨率种类(9种)就相当有限,从而限制了eDP接口的使用。

发明内容

本发明提供一种eDP接口、手机和改善eDP接口通信的传输速率的方法,可有效的扩展eDP接口中每条Lane的传输速率的选择性,进而提升了eDP接口的适用范围。

为实现上述目的,本发明提供一种eDP接口,包括:

判断模块,用于判断信道中的目标传输速率是否等于eDP协议中的设定速率;

时钟信号发生模块,用于当判断出所述目标传输速率不等于所述设定速率时,产生第一时钟信号和第二时钟信号,并将所述第一时钟信号发送至第一eDP数据处理芯片以及将所述第二时钟信号发送至时钟信号调整模块;

时钟信号调整模块,用于对所述第二时钟信号的频率进行调整,并将调整后的第二时钟信号发送至第二eDP数据处理芯片;

第一eDP数据处理芯片,用于根据所述第一时钟信号来处理数据,并将处理后的数据通过信道进行传输;

第二eDP数据处理芯片,用于根据经时钟信号调整模块调整后的第二时钟信号来处理数据,并将处理后的数据通过信道进行传输;

所述时钟信号发生模块与所述第一eDP数据处理芯片和所述时钟信号调整模块连接,所述时钟信号调整模块与所述第二eDP数据处理芯片连接,所述第一eDP数据处理芯片和所述第二eDP数据处理芯片与所述信道连接。

可选地,所述时钟信号调整模块包括:分频模块和倍频模块,所述分频模块用于对第二时钟信号进行分频处理,所述倍频模块用于对分频处理后的第二时钟信号进行倍频处理;

所述时钟信号发生模块与所述分频模块连接,所述分频模块与所述倍频模块连接,所述倍频模块与所述第二eDP数据处理芯片连接。

可选地,所述设定速率包括1.62Gbps、2.7Gbps或5.4Gbps,当时钟信号的频率为A时,对应的eDP数据处理芯片的数据处理速度为1.62Gbps,当时钟信号的频率为B时,对应的eDP数据处理芯片的数据处理速度为2.7Gbps,当时钟信号的频率为C时,对应的eDP数据处理芯片的数据处理速度为5.4Gbps;

所述第一时钟信号的频率为A或B,所述第二时钟信号的频率为B。

可选地,分频模块包括:十分频电路,所述十分频电路用于对第二时钟信号进行十分频处理。

可选地,所述倍频模块倍频处理的倍数为M,其中M为整数;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;北京京东方光电科技有限公司,未经京东方科技集团股份有限公司;北京京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201410186384.0/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top